русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Характеристика интерфейса И-41.Сигналы инт-са.


Дата добавления: 2014-11-27; просмотров: 8407; Нарушение авторских прав


Интерфейс И41 нужен для построения модульных многопроцессорных систем обработки данных и микропроцессорных комплексов. Интерфейс обеспе-чивает следующие режимы обмена: программный обмен данными процессора с памятью и устройствами ввода-вывода, обмен в режиме прерывания программы и прямого доступа к памяти. Интерфейс использует два независимых адресных пространства памяти и устройств ввода/вывода. Адресное пространство памяти при прямой адресации по 24-разрядной шине составляет 16 Мбайт. Адресное пространство устройств ввода/вывода -64 Кбайта. Для адресации устройств используются младшие 16 разрядов шины адреса. Обмен информацией возможен байтами и 16-разрядными словами.Интерфейс построен по асинхронному принципу задатчик – исполнитель. Возможно объединение нескольких задатчиков в многопроцессорные структуры с последовательным или параллельным арбитражем

Сигналы управления:

/CCLK – сигнал постоянной синхронизации задатчиков и исполнителей, вырабатываемый одним из задатчиков./BCLK – сигнал синхронизации логических схем арбитража в многопроцессорных структурах, вырабатываемый одним из задатчиков.

Сигналы шины адреса и запрета:

/ADR0 – /ADR17 указывают адрес ячейки памяти или устройства ввода/вывода. Данные сигналы допускают адресацию максимально 16 Мбайт памяти. При адресации устройств ввода/вывода используется максимально 16 адресных линий, что допускает адресацию максимально 64 К элементов устройств./BHEN – сигнал разрешения выдачи старшего байта (разряды DAT8-DAT15) 16-разрядного слова на магистраль в системах, содержащих 16-раз­рядные модули памяти./INH1 и /INH2 – сигналы запрета могут вырабатываться при операциях чтения памяти или записи в память.

Сигналы шины данных./DATF – /DAT0 – 16 двунаправленных линий, которые используются для передачи и приёма информации при обмене с памятью или устройствами ввода/вывода. /DATF является старшим разрядом, /DAT0 -младшим. В 8-разрядных системах используются только /DAT7-/DAT0.



Сигналы прерывания./INT7-/INT0. /INT0 имеет наивысший приоритет, /INT7-низший. Сигнал подтверждения прерывания /INTA выдается задатчиком в ответ на запрос прерывания.

Сигналы смены задатчика

/BREQ – сигнал запроса магистрали выдается задатчиком в схему арбитража и указывает, что задатчик требует управления магистралью.

/BPRN – входной сигнал приоритетного разрешения указывает задатчику, что в данный момент ни один из задатчиков с более высоким приоритетом не запрашивает магистрали.

/BPRO – выходной сигнал приоритетного разрешения доступа к магистрали используется в последовательной схеме арбитража. При этом /BPRO одного задатчика подается на вход /BPRN следующего задатчика, имеющего более низкий приоритет. /BUSY – сигнал занятости магистрали выдается задатчиком, захватившим управление магистралью, и указывает, что магистраль занята.

/CBRQ – сигнал общего запроса магистрали указывает задатчику, в данный момент управляющему магистралью, требуется ли какому-нибудь другому задатчику получить управление магистралью.

 

 



<== предыдущая лекция | следующая лекция ==>
Схемы формирования сигналов управления вводом/выводом на базе логических сигналов | Операция запрета в И41.


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.409 сек.