
Рис. 130
Функциональная схема сдвигающего регистра с входом последовательно поступающих данных DS (Data Serial) и параллельным выходом Q0...Q3, который обозначается PO (Parallel Outtut) представлена на рис. 130.
В данном регистре значение входного сигнала DSв момент времени t1 появится на выходе Q3 через 4 такта, т.е. DS(t1)=Q3(t1+4t). В течение 4 тактов входной сигнал DS(t1) последовательно будет переписываться из триггера в триггер по синхроимпульсу, т.е. происходит сдвиг входного сигнала.
Для последовательного ввода в m-разрядный регистр m-разрядного слова потребуется m тактов. Сдвигающие регистры используются для преобразования последовательного кода в параллельный. Вывод Q3 предназначен для последовательного вывода информации из регистра.
В общем случае сдвигающие регистры без предварительной загрузки могут не иметь параллельного выхода (РО). Схема сдвигающего регистра на синхронных R-S триггерах представлен на рис. 131.

Рис. 131
Данная схема имеет последовательный вход - SI (Serial Input), на который поступают последовательные данные DS, и последовательный выход (Q3) - SO (Serial Output).
Такой сдвигающий регистр используется как цифровая задержка входного сигнала DS на четыре такта.