В данных регистрах входная часть триггеров выполнена по принципу мультиплексора, который определяет один из двух входных сигналов SI или PI (Parallel Input), поступающих на триггер (рис. 132, а).

а) б)
Рис. 132
Сигнал А определяет выбор между D0 и D1. Функционально такие триггеры имеют обозначение, представленное на рис. 132, б. На основе таких триггеров реализуются регистры с параллельной загрузкой. Функциональная схема 4-разрядного регистра представлена на рис. 133.

Рис. 133
В данной схеме сигнал Lвключает два режима работы регистра: L=0 сдвиг с последовательным вводом данных; L=1 - синхронная параллельная загрузка данных в триггеры.
Такие регистры имеют последовательный вход SI, последовательный выход SO, параллельный вход PI, на который подается параллельные данные DP, параллельный выход PO (Q0, Q1, Q2, Q3).