В первом такте МП по срезу импульса F1 выставляет на ША содержимое РС − это адрес ячейки памяти, где храниться код команды. Затем содержимое РС инкрементируется. В этом же такте по фронту F2 выдается импульс на выходе SYNC и одновременно на ШД поступает слово состояния. Из этого слова формируется сигнал управления для данного машинного цикла. Во 2-ом такте по фронту сигнала F2 на шину данных поступает содержимое ячейки памяти − это код команды. Этот код команды считывает МП по срезу сигнала F1 в такте Т3. Сигналы управления памяти формируются из сигнала DBIN и сигнала СС. Сигнал MEMR управляет памятью. В такте Т4 МП декодирует принятый код и определяет команду, которую он должен выполнить. Если команда не требует обращения к памяти, то в 5-ом такте она выполняется. На 4-ом такте этот цикл заканчивается.
Во 2-ом такте каждого машинного цикла по срезу сигнала F2 МП анализирует входы READY и HOLD. Если в этом моменте READY = 0 МП переходит в режим ожидания, если HOLD = 1 МП переходит в режим захвата.