155ИД3 – дешифратор четырехразрядный, демультиплексор 1х16.
Эта схема (рис. 3.4, 3.5) осуществляет дешифрацию кода, поданного на вход A3A2A1A0, с выдачей сигнала низким потенциалом на одном из 16 выходов, когда на обоих входах управления E0 и E1 низкий потенциал.
Демультиплексная функция выполняется при использовании четырех линий входа для указания канала выхода; передаваемые данные подаются на один из входов E (E0 или E1), на другой подается сигнал разрешения низкого уровня.
Типовое среднее время задержки распространения 23 нс через три логических уровня, 16 нс – через входы управления. Средняя мощность рассеивания –
170 мВт.

Микросхемы контроля
155ИП2 – схема контроля четности и нечетности на 8 бит.
Эта схема предназначена для выработки контрольного разряда дополнения до четности и нечетности восемь бит. С ее помощью можно осуществить контроль по четности и нечетности. На рисунках 3,6, 3.7 и таблице 3.2 показаны соответственно логическая схема модуля, изображение на принципиальных схемах и таблица функционирования.

| Входы
| Выходы
|
| Сумма высоких уровней на I0…I7
| EE
| E0
| ΣE
(четная)
| Σ0
(нечетная)
|
| четная
|
|
|
|
|
| нечетная
|
|
|
|
|
| четная
|
|
|
|
|
| нечетная
|
|
|
|
|
| -
|
|
|
|
|
| -
|
|
|
|
|
Таблица 3. 2
Средняя мощность рассеивания 170 мВт. Ток питания: номинальный 34, максимальный 56 мА. Номинальное время задержки распространения – 46 нс.

Рисунок 3.7