3.3.2.1 Общие сведения.
Дешифратор – это многовыходная комбинационная логическая схема (КЛС), в которой каждой комбинации переменных на входе соответствует единичный сигнал только на одном из выходов.
Двоичные дешифраторы преобразуют двоичный код в код «1 из k».
В ЭВМ используется дешифратор для дешифрации номера такта, адреса запоминающей ячейки, для коммутации каналов.
Имеет n входов и k выходов.
Входы дешифратора обозначаются двоичными весами разряда 1,2,4,8…
, выходы – номерами наборов, вызывающих их возбуждение –
. На рисунке 3.25 приведено условное обозначение трехразрядного двоичного дешифратора. В дешифраторе иногда выполняется операция стробирования, разрешающая выработку выходных сигналов с определенным интервалом времени. Например, введением дополнительных входов (на рисунке 3.25 вход С) параллельно информационным входам в каждом логическом элементе (ЛЭ) дешифратора или блокированием всех ЛЭ через одну из входных цепей.
Дешифратор называется полным,если k =2n , т.е. реализует все минтермы ( для каждой комбинации на входе есть выходная шина).
Неполный дешифратор – k<2n , если часть входных наборов не используются.
В общем случае схема дешифратора может быть описана системой собственных функций.

где
- двоичные переменные на входе.
Дешифратор можно строить на различных элементных базисах.
Например, на «И» на вход подается прямой и инверсный входной сигнал.
Используются три основных способапостроения дешифраторов:
а) линейный или матричный;
б) пирамидальный – или древовидный;
в) прямоугольный или ступенчатый.