Полный вычитатель используют для многоколонного вычитания.
· Указание:При вычитании к значению вычитаемого числа (вычитаемое) прибавляется возможное заимствование (сигнал 1) и из уменьшаемого вычитается увеличенное таким образом вычитаемое.
Ход работы:
· 1-битный полный вычитатель можно без труда составить по тому же алгоритму, что и 1-битный полный сумматор. Дополните таблицу 6.2.5.1.
· Указание:E1 = заимствование из предшествующего разряда вычитания, E2 = заимствование для следующего разряда.
· С помощью KV-диаграммы (рисунок 6.2.5.1) составьте минимизированное уравнение.
· Дополните схему, представленную на рисунке 6.2.5.3 и проверьте ее с помощью Digital Trainingssystem.
Вопрос 1:Сравните дедукцию схемы, представленной на рисунке 6.2.5.3, со схемой 1- битного полного сумматора.