Общая схема реализации прерывания по вектору приведена на рис. 2.5 для одного устройства.

Рис. 0.3. Прерывание по вектору
В ответ на запрос прерывания INR сигнал подтверждения прерывания IAK отпирает буфер (BF) вектора, и на шину данных (DAT) выдается адрес вектора прерывания, который представляет собой специальный код идентификации и рассматривается процессором как адрес ячейки памяти, в которой записан начальный адрес подпрограммы обработки прерывания. Данные от обслуживаемого устройства передаются в шину данных через буфер (BF данных). Устройства с прерыванием программы по вектору могут быть объединены по дейзи-цепочке.
В интерфейсе может использоваться несколько линий запросов прерывания. В этом случае данные линии подключаются к контроллеру прерываний процессора. Приоритет устройств определяется линией, к которой подключено устройство.
В интерфейсах может быть несколько линий запросов прерываний. В этом случае линии запросов подключаются к контроллеру прерываний, и каждой линии задаётся определённый уровень приоритета. Устройства, подключаемые к данным линиям, обладают таким же приоритетом, как и линии. Вектор прерывания в таких схемах формируется контроллером прерывания процессора. Несколько устройств подключаемых к одной линии запроса прерывания могут быть объединены по дейзи-цепочке, либо может быть использован программный опрос для определения устройства, запросившего прерывание по данной линии.
Кроме внешних прерываний в процессорах могут присутствовать внутренние прерывания от различных устройств, которые имеют соответствующие вектора прерывания в общей таблице адресов векторов прерывания.