
Рис. 11.1 Условное обозначение (а, б) и схема реализации четвертьсумматора (в)
Таблица 11.1
Таблица 11.2

Рис. 11.2. Условное обозначение (а) и схема реализации полусумматора (б)

Рис. 11.3. Условное обозначение полного одноразрядного сумматора
Таблица 11.3



Рис. 11.4. Схема одноразрядного полного сумматора на полусумматорах

а б
Рис. 11.5. Структурная схема (а) и условное обозначение сумматора (б)

а б в
Рис. 11.6. Структурная схема (а), условное обозначение (б)
и таблица истинности инкрементора (в)
Таблица 11.5
Уменьшаемое
| Вычитаемое
| Разность
| Заем
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| | | | |


Рис. 11.7. Структура полусубтрактора
Компаратор аналоговых сигналов


Рис. 11.8. Условное обозначение операционного усилителя

Рис. 11.9. Структурная схема и характеристика нуль-органа

Рис. 11.10. Односторонний нуль – орган

Рис. 11.11. Схема сравнения одноразрядных чисел

Рис. 11.12. Схема определения неравенства двухразрядных чисел

Рис. 11.13. Схема сравнения многоразрядных чисел

Рис. 11.14. Условное графическое обозначение микросхемы 555СП1
Таблица 11.6
№
п.п.
| Сравниваемые данные
| Входы наращивания каскадов
| Выходы
|
а3, b3
| а2, b2
| а1, b1
| а0, b0
| A>B
| A<B
| A=B
| A>B
| A<B
| A=B
|
| а3>b3
| X
| X
| X
| X
| X
| X
| B
| H
| H
|
| а3<b3
| X
| X
| X
| X
| X
| X
| H
| B
| H
|
| а3=b3
| а2>b2
| X
| X
| X
| X
| X
| B
| H
| H
|
| а3=b3
| а2<b2
| X
| X
| X
| X
| X
| H
| B
| H
|
| ``
| а2=b2
| а1>b1
| X
| X
| X
| X
| B
| H
| H
|
| ``
| а2=b2
| а1<b1
| X
| X
| X
| X
| H
| B
| H
|
| ``
| ``
| а1=b1
| а0>b0
| X
| X
| X
| B
| H
| H
|
| ``
| ``
| а1=b1
| а0<b0
| X
| X
| X
| H
| B
| H
|
| ``
| ``
| ``
| а0=b0
| B
| H
| H
| B
| H
| H
|
| ``
| ``
| ``
| а0=b0
| H
| B
| H
| H
| B
| H
|
| ``
| ``
| ``
| ``
| H
| H
| B
| H
| H
| B
|
| ``
| ``
| ``
| ``
| X
| X
| B
| H
| H
| B
|
| ``
| ``
| ``
| ``
| B
| B
| H
| H
| H
| H
|
| ``
| ``
| ``
| ``
| H
| H
| H
| B
| B
| B
|

Рис. 11.15. Последовательная схема объединения компараторов

Рис. 11.16. Параллельная схема увеличения разрядности для оценки равенства чисел
А > В А = В А < В


Рис. 11.17. Схема компаратора на базе сумматора

Рис. 11.18. Обобщенная структура АЛУ

Рис 11.19. Условное обозначение АЛУ К155ИП3
Таблица 11.7
Состояние входов
| Состояние выхода С4
|
С0
| А и В
|
Н
| А < B
| H
|
L
| A < B
| H
|
H
| A > B
| L
|
L
| A > B
| L
|

Рис. 11.20. Увеличение разрядности АЛУ применением блока ускоренного переноса К155ИП4
12. ИМПУЛЬСНЫЕ УСТРОЙСТВА НА ИМС

а б в
Рис. 12.1. Триггер Шмитта: а – функциональная схема; б – преобразование
Входного сигнала; в – условное графическое обозначение

а б
Рис. 12.2. Схема укорачивания импульса на двух логических элементах (а)
и временная диаграмма (б)

Рис. 12.3. Схема укорачивания импульса с использованием триггера

а б в
Рис 12.4. Схема формирования короткого импульса из переднего или заднего фронта (а) и временные диаграммы (б) и (в)

Рис. 12.5. Схема формирования короткого импульса с одним логическим
элементом

Рис. 12.6. Эквивалентная схема формирователя короткого импульса

Рис. 12.7. Временная диаграмма для R>5000 Ом

а б
Рис. 12.8. Формирователь короткого импульса с задержкой относительно
переднего фронта (а) и временная диаграмма (б)

а б
Рис. 12.9. Схема расширителя импульсов (а) и временная диаграмма (б)

а б
Рис. 12.10. Схема одновибратора (а) и временная диаграмма (б)

а б
Рис. 12.11. Структурная схема (а) и временные диаграммы (б)
цифрового одновибратора

а б
Рис. 12.12. Схема мультивибратора (а) и временные диаграммы (б)

Рис. 12.13. Схема мультивибратора с кварцевой стабилизацией

Рис. 12.14. Генератор импульсов на двух одновибраторах 155АГ3

Рис. 12.15. Схема генератора, управляемого напряжением