русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Преобразователи параллельного кода в последовательный. Временная диаграмма.


Дата добавления: 2014-04-24; просмотров: 2077; Нарушение авторских прав


мультиплексор — преобразователь параллельного кода в последовательный; Мультиплексор содержит распределитель импульсов (регистр сдвига единицы RG1 —>), логические элементы И (LI — LN и выходной элемент ИЛИ (L). Входы 1 элементов L1 — LN подключены к выходам распределителя, а на входы 2 подаются сигналы параллельного кода. Распределитель RG1-» переключается импульсами G ГТИ и поочередно подает сигнал 1 на логические элементы L1 — LN. Если на вход 2 в этот момент поступает 1 параллельного кода, то на
выходе элемента появляется сигнал 1, который через элемент ИЛИ (L) проходит на выход последовательного кода. Предположим, что на входы x1, х2, x3, хn поступила кодовая комбинация 1101.

 

В момент нахождения распределителя RG1 —» в позиции 1 на входы логического элемента L1 поступают сигналы 1 и на выходе логического элемента L также будет сигнал 1. При переключении распределителя в позицию 2 на входах логического элемента L2 также совпадают сигналы 1 и на выход логического элемента L проходит сигнал 1. В позиции 3 распределителя на вход 1 - L3 поступает сигнал 1, а на вход 2—0, поэтому на выходе логического элемента L будет 0. В позиции n распределителя на входах 1 и 2 логического элемента LN совпадают сигналы 1 и на выходе будет сигнал 1. В результате на выходе мультиплексора будет комбинация 1101 последовательного кода. Дня создания разделительных пауз между элементами последовательного кода необходимо
в выходной элемент ИЛИ ввести дополнительный вход Б, который образует с другими входами схему И. На этот вход сигнал 1 подается от ГТИ только во время импульса, а во время паузы — сигнал 0, схема
логического элемента L в течение времени, соотв-го паузе, будет закрыта.



<== предыдущая лекция | следующая лекция ==>
Способы синхронизации распределителей в системах с временным разделением элементов сигнала. | Каналы связи телемеханики. Классификация каналов связи. Структура линий связи.


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.004 сек.