русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Процессор i486


Дата добавления: 2013-12-23; просмотров: 2300; Нарушение авторских прав


Следующей разработкой Intel был процессор Pentium Pro, который имеет трехходовую суперскалярную архитектуру, это значит, что процессор может выполнять 3 инструкции за каждый такт. В суперскалярной реализации процессора Pentium Pro предусматривается «динамическое выполнение» (анализ потоков микрокодов, нестандартное выполнение, улучшенное прогнозирование ветвлений и прогностическое выполнение). Три устройства декодирования инструкций работают параллельно, декодируя объектный код в более малые операции, называемые “микрокодом”. Они попадают в накопитель инструкций, который при отсутствии взаимосвязи может быть реализован пятью параллельными блоками выполнения (2 АЛУ, 2 FPU и 1 блок для работы с памятью). Блок сброса изымает выполненный микрокод в порядке расположения в программе, учитывая все ветвления. Мощность процессора Pentium Pro дополнительно расширена кэшем L2 до 256 Кб, который находится в корпусе МП и использует выделенную 64-разрядную шину. Кэш L1 в нем двухпортовый, кэш L2 поддерживает до 4 параллельных обращений. Также в процессоре Pentium Pro шина адреса увеличена до 36 бит, что позволяет адресовать до 64 Гб ячейкам физического адресного пространства.

В процессор Intel 486 добавлена возможность одновременного выполнения до пяти инструкций на разных стадиях с помощью расширения блока декодирования инструкций и операционного блока выполнения в пять конвейерных стадий, где каждая стадия работает параллельно с другими. Каждая стадия может выполнить свою работу над одной инструкцией за один такт. Также к процессору Intel 486 был добавлен кэш L1 8 Кб для увеличения числа инструкций, которые могут быть выполнены за один такт. В процессоре Intel 486 впервые в CPU было интегрировано устройство с плавающей запятой (FPU) и добавлены новые инструкции для поддержки кэша L2 и мультипроцессорности. Позже в процессор Intel 486 SL были введены функции поддержки энергосбережения и системного управления для ноутбуков PC, работающих от батарей.



В процессор Intel Pentium для достижения суперскалярной производительности была добавлена вторая линия конвейерной обработки (2 линии конвейера, известные как U и V, которые вместе могут выполнять две инструкции за один такт). Также был удвоен кэш L1, 8 Кб для кода и другие 8 Кб для данных. Для увеличения производительности в циклах программы было добавлено прогнозирование ветвлений. Основные регистры остались 32-битные, но добавилась внутренняя шина данных 128 и 256 бит, для увеличения скорости внутренней передачи данных, и внешняя шина данных была увеличена до 64 бит. Был добавлен дополнительный программируемый контроллер прерываний APIC для поддержки систем с несколькими процессорами Pentium.

В процессоре Pentium II к архитектуре процессора Pentium Pro добавлены команды MMX. Для процессора Pentium II вводится новая спецификация установки в системную плату: слот 1 и слот 2. В этой новой спецификации кэш L2 выносится из кристалла МП. В процессоре Pentium II увеличен кэш данных L1 и кэш инструкций L1 до 16 Кб каждый, а размер кэша L2 может быть 256, 512 Кб и 1 или 2 Мб (только для слота 2). Процессоры слота 1 используют для кэша L2 “половинную тактовую частоту” шины, а процессоры слота 2 работают на частоте процессорной шины.

Процессор Pentium III является последним, базирующимся на архитектуре Р6. В 10-стадийный процессор Pentium III введены 70 новых инструкций. Процессор Pentium III внес в архитектуру IA-32 расширения SSE. В результате стали доступны новые 128-разрядные регистры и SIMD операции над упакованными операндами с плавающей запятой с одинарной точностью.

Процессор Pentium 4 изготовлен с использованием 20-стадийного конвейера, позволяющего использовать более высокие частоты синхронизации и архитектуру NetBurst. Его ядро создано на основе 32-битной микроархитектуры IA-32, обеспечивающей программную совместимость х86, но в нем реализованы 128-битные регистры для параллельной обработки операций над числами, представленными в формате с плавающей запятой.

Функциональная схема ЭВМ на базе процессоров Pentium рассматривается в гл. V. В разработках ЭВМ используются видеоплаты SVGA различных фирм с общим стандартным интерфейсом VESA ассоциации производителей. Достоинством стандарта VESA BIOS является то, что для работы с SVGA различных фирм программист может пользоваться одним единственным драйвером, который обеспечивает почти все существующие на сегодняшний день разрешающие способности и цветовые возможности дисплеев, вплоть до разрешения 1280 ´ 1024 точек при 16777216 (24-разрядное представление) цветов. Особенностью изготовления персональных компьютеров на базе МП 486, Pentium является возможность расширения и использования в их составе устройств, изготовленных в различных фирмах и странах. Совместимость обеспечивается соблюдением как стандартов ассоциации производителей, так и "подстройкой" BIOS под эти устройства.

 

Лекция 6. Регистры процессора

Как видно из табл. 2.2, важной характеристикой МП и процессоров фирмы Intel является разрядность регистров. Начиная с МП Intel 386 и до настоящего времени фирма Intel придерживается 32-разрядной архитектуры IА-32, обеспечивающей программную совместимость х86 различных модификаций ЭВМ, построенных на базе МП Intel 8086 и выше.

Регистры процессора, как сверхбыстродействующая память, предназначены для хранения операндов и команд, сведений о состоянии вычислительного процесса, обмена данными между МП, ОЗУ и портами, организации адресации и взаимодействия между блоками. По выполняемым функциям они подразделяются на пользовательские, системные и регистры сопроцессора [21, 13]. В 16 регистров пользователя (прикладного программиста) включены 8 регистров общего назначения, 6 сегментных регистров, регистр (счетчик) команд и регистр флагов. Определенные буквы в наименованиях регистров несут смысловое значение:

- E (Extended) – расширенный, т.е. 32-битный;

- H (High) – старший байт регистра, разряды (15, 8);

- L (Low) – младший байт, разряды (7, 0).

Описание регистров общего назначения:

- EAX/AX/AL – аккумулятор, регистр для операций ввода/вывода через порты, вместе с DX выступают в качестве неявных операндов в командах умножения и деления; AL – регистр двоично-десятичных операций;

- EBX/BX – регистр для хранения базовых адресов при работе с данными;

- ECX/CX/CL – счетчик, используется при организации циклов;

- EDX/DX/DL – регистр данных, хранит данные по умолчанию, адрес порта при операциях ввода/вывода, используется в командах умножения и деления;

- EBP/BP – указатель базы при работе с данными в стековых структурах;

- ESP/SP – указатель (реверсивный счетчик) стека;

- ESI/SI – адресный регистр – индекс источника;

- EDI/DI – адресный регистр – индекс приемника. Вместе с SI используется в цепочечных инструкциях обработки массивов, хранит смещения (индексы) относительно базы (начала массива).

Сегментные регистры CS, SS, DS, ES, FS, GS используются для сегментной адресации. Регистры FS и GS появились в составе МП, начиная с i386.

Регистр-указатель команд EIP/IP предназначен для определения адреса следующей команды.

Для организации условных переходов в программах и хранения состояний вычислительного процесса предназначен регистр флагов EFLAGS, структура которого приведена на рис. 2.1.

 

 

Рис. 2.1. Структура регистра EFLAGS

 

Флаги состояния при выполнении операций принимают следующие значения:

- CF – флаг переноса. CF = 1, если при выполнении арифметической операции возник перенос в старший разряд или заем из старшего разряда. В разных форматах операций старшим битом может быть 7, 15 или 31;

- PF – флаг паритета (четности). PF = 1, если после выполнения операции в младшем байте имеется четное число единиц, иначе PF = 0;

- AF – флаг вспомогательного переноса. AF = 1 при возникновении переноса в младшей тетраде;

- ZF – флаг нуля. ZF = 1, если в результате выполнения операции результат равен нулю;

- SF – флаг знака. При выполнении арифметических операций в дополнительном коде знак хранится в старшем разряде. В SF копируется старший бит (7, 15 или 31);

- OF – флаг переполнения. OF = 1 при сложении чисел с одинаковыми знаками (при вычитании – с разными), когда знак результата операции не совпадает со знаком любого из операндов;

- IOPL – привилегии I/O. Значение двух битов устанавливается в соответствии с уровнем привилегий (0, 1, 2, 3) задачи, решаемой МП в Р-режиме;

- NT – флажок вложенной задачи. NT = 1 в Р-режиме, при переходе к подпрограмме с помощью команды CALL. Используется командой IRET:

- если NT = 1, осуществляется переключение задачи;

- если NT = 0, возврат из аппаратного прерывания.

Флаги управления используются для организации вычислительного процесса. Их назначение и наименование:

- TF – режим покомандного выполнения (трассировки). При TF = 1 МП осуществляет пошаговое выполнение команд, иначе – обычный режим;

- IF – прерывание. При IF = 1 допускаются внешние аппаратные прерывания по входу INTR. При IF = 0 МП игнорирует запросы INTR (прерывания запрещены или замаскированы), состояние IF игнорируется по входу NMI немаскируемых внешних и внутренних прерываний;

- DF – направление. При DF = 1 обработка цепочек слева направо и автодекремент (на 1, 2 или 4) регистров (E)SI, (E)DI. При DF = 0 обработка цепочек справа налево и автоинкремент (на 1, 2 или 4) регистров (E)SI, (E)DI;

- RF – возобновление. При RF = 1 можно маскировать особые случаи в режиме отладки программы;

- VM – V-режим. При VM = 1 устанавливается V-режим (режим эмуляции МП 8086). При VM = 0 МП работает в R- или Р-режиме;

- AC – контроль выравнивания. При AC = 1 и AM = 1 в CR0 допускается выравнивание нечетного ФА при обращении к памяти. Используется на уровне привилегий 3;

- VIP, VIF – ожидание и прерывание. Флажки устанавливаются командами Pentium в V-режиме;

- ID – идентификация. Определяет поддержку команды опроса модели МП CPUID.

 

Системные регистры

Системные регистры используются системными программистами для организации работы МП в Р- или V-режиме. Все системные регистры 32-разрядные, кроме LDTR и TR, и в i386, i486 и Pentium делятся на регистры Р-режима, управления, отладки и проверки.

К регистрам Р-режима относятся регистры GDTR, IDTR, LDTR и TR, причем LDTR и TR используются как 16-разрядные селекторы.

Регистры Р-режима предназначены для организации сегментной адресации и назначение их рассмотрено в гл.III п.6. Регистр задачи TR используется в многозадачном режиме. Он указывает на сегмент состояния задачи (TSS), в который сначала записывается значение всех пользовательских регистров и системных регистров CR3 и LDTR – контекст предыдущей (выходящей) задачи, а затем по новому значению TR из TSS извлекается контекст загружаемой в МП на выполнение задачи.

К регистрам управления относятся регистры CR0, CR2, CR3 и в i486 зарезервированный CR1. В регистр CR0 в младшие 2 байта включено слово состояния машины (MSW), впервые появившееся в МП 286, в следующих МП расширенное дополнительными информационными битами. Структура CR0 показана на рис. 2.2.

Назначение информационных битов CR0 следующее:

- PE – реальная адресация. При PE = 0 МП работает в режиме реальной адресации. Устанавливается командой загрузки CR0;

- MP – слежение за сопроцессором, при его отсутствии MP = 0;

- EM – эмуляция сопроцессора, при EM = 1 генерируется ситуация 7 (²сопроцессор отсутствует²);

- TS – задача переключена. TS = 1 при каждом переключении задач;

- ET – тип сопроцессора. ET = 1 при наличии Intel 387 и ET = 0 при наличии Intel 287;

- NE – ошибка сопроцессора. При NE = 1 сообщаются ошибки FPU и возможны прерывания;

- WP – защита записи. При WP = 1 не допускается изменение области памяти пользователя супервизором;

- AM – маска выравнивания. При AM = 0 контроль выравнивания запрещен;

- NW – запрет сквозной записи. При NW = 0 сквозная запись и циклы недействительности разрешены;

- CD – разрешение кэш. При CD = 0 внутренний кэш используется, иначе – нет;

- PG – включение страничной адресации. При PG = 1 страничный механизм включен, иначе – выключен. При страничной адресации, когда бит CR0 (31) = 1, и наличии свопинга в CR2 заносится линейный адрес страницы, отсутствующей в ОЗУ.

 

 

Рис. 2.2. Формат регистров управления

 

Регистр CR3 используется как базовый регистр каталога страниц в i386, i486 и Pentium. В младших разрядах имеет два информационных бита:

- PWT – сквозная запись страниц. При PWT = 1 устанавливается способ сквозной записи, а при PWT = 0 – способ обратной записи;

- PCD – запрет кэширования страниц. При PCD = 1 запрещена загрузка страниц в кэш.

Регистр CR4 используется только в МП Pentium. Имеет следующие информационные биты:

- VME – расширение V-режима. При VME = 1 поддерживаются флаги прерываний VIF и VIP;

- PVI – виртуальное прерывание защищенного режима. При PVI = 1 позволяет выполнять программы уровня привилегий 0 на уровне привилегий 3;

- TSD – разрешение маркера времени. При TSD = 1 допускается выполнение команды RDTSC;

- DE – расширение отладки. При DE = 1 разрешаются точки останова по I/O;

- PSE – расширение размера страниц. При PSE = 1 страницы имеют размер в 4 Мб;

- MCE – контроль машины. При MCE = 1 допускается расширенный контроль.

Регистры отладки

 

К регистрам отладки МП i386, i486, Pentium относятся 8 регистров DR0¸DR7. Регистры DR4, DR5 в этих МП зарезервированы. В регистры DR0¸DR3 при отладке программ загружаются 4 линейных 32-разрядных адреса однобайтной команды INT 3 (код операции CCh) контрольных точек останова 0, 1, 2, 3. Эта команда временно программно заменяет первый байт кода операции команды, на котором необходимо остановить вычисления для контроля правильности выполнения участка программы. Каждая из контрольных точек описывается отдельно в DR7, а состояние отладки в DR6. Формат регистров DR6 и DR7 показан на рис. 2.3. Информационные разряды DR6 имеют следующее назначение:

B0...B3 – фиксация контрольной точки. Bi=1 (i = 0¸3) при совпадении соответствующего адреса в DR0 ¸ DR3 с адресом обрабатываемой команды в устройстве предвыборки команд;

- BD – использование отладочных регистров. При BD = 1 следующая команда будет читать или записывать в один из отладочных регистров;

- BS – пошаговый режим. BS = 1 при трассировке и TF = 1;

- BT – многозадачный режим. BT = 1 при переключении задачи и T = 1 в TSS.

 

 

Рис.2.3. Формат регистров отладки DR6 и DR7

 

Регистр управления отладкой DR7 имеет следующие информационные биты:

- Li/Gi – разрешение локальных и глобальных i-х контрольных точек. При Li = 1 разрешена установка контрольной точки задачи, а при Gi = 1, так же, как и при Li = 1, но для всех задач. При переключении задач Li очищаются;

- LE, GE – контрольные точки данных. При LE = 1 и GE = 1 МП выдает сообщение после завершения соответствующей команды по обработке данных. При переключении задач LE очищается, GE – нет;

- LENi – длина проверяемого интервала памяти для каждой контрольной точки (область остановки, внутри которой условия останова могут сработать).

При <LENi>, равном:

1) <00> – 1 байт;

2) <01> – 2 байта;

3) <10> – не определено;

4) <11> – 4 байта;

- R/Wi – прерывание по типу доступа к памяти, возникает при <R/Wi>, равном

1) <00> – при выполнении команды;

2) <01> – при записи данных;

3) <10> – не определено;

4) <11> – при чтении/записи;

- GD – защита отладчика. При GD = 1 устанавливается защита обращения к регистрам отладки. При вызове процедур отладки GD сбрасывается.

Регистры отладки доступны только в R- и Р-режиме при уровне привилегий 0.

Регистры проверки

 

Регистры проверки TR3¸TR7 предназначены в i386, i486 для тестового контроля КЭШ и буфера TLB в устройстве страничного преобразования. Регистры TR3¸TR5 используются для проверки кэш-памяти i486 и имеют формат, показанный на рис. 2.4.

 

 

Рис. 2.4. Формат регистров проверки TR3 ¸ TR5

 

Регистр данных TR3 позволяет осуществить доступ к 128-разрядным буферам чтения и заполнения кэш. Загрузка TR3 в буфер или чтение двойного слова (ячейки) из буфера в TR3 осуществляется последовательно, и место чтения/записи в буфере определяется состоянием регистра TR5.

Регистр TR4 определяет состояние тестирования кэш. Младшие биты TR4(2, 0) зарезервированы, старшие 21 бит TR4(31, 11) используются для хранения информации о значении тэга. Остальные разряды имеют следующие назначения:

- Дос – биты достоверности, используются при операциях считывания для того множества, к которому производилось обращение;

- LRU – содержит 3 бита LRU при поиске того множества, к которому производилось обращение;

- V – бит верности, при считывании копирует соответствующий бит Дос, при записи становится новым битом достоверности для выбранных направления и множества.

Регистр управления TR5 содержит 7-битное поле SET SEL выбора одной из 128 строк множества, а поле CTL предназначено для задания следующих функций:

- < 00> – запись/считывание в буфер заполнения;

- < 01> – запись в кэш;

- <10> – считывание из кэш;

- <11> – очистка кэш, фиксация всех строк недостоверности.

Поле ENT регистра TR5 управляет выбором направления при записи/считывании в кэш или определяет ячейку при обращении к буферу заполнения в соответствии с хранимой в нем кодовой комбинацией.

Регистры TR6, TR7 используются для тестирования буфера TLB в i386, i486, более подробно рассмотрены в гл.III. п.7.

 

Регистры сопроцессора

 

Сопроцессор – это специализированный математический процессор. Он предназначен для параллельного вычисления арифметических операций с плавающей точкой и разгрузки процессора. Сопроцессоры i87, i287, i387, i487SX устанавливались отдельно от МП на системной плате для параллельного вычисления специальных функций и длительных арифметических операций с плавающей точкой под управлением МП. В i486 и Pentium сопроцессор включен в структуру МП как устройство с плавающей точкой – FPU. В процессоре Pentium был полностью переконструирован FPU процессора Intel 486, он поддерживает оба стандарта для двоичной арифметики с плавающей точкой IEEE 754 и 854. Для общих команд, включая ADD, MUL и LOAD, были разработаны более быстрые алгоритмы, которые обеспечивают увеличение в скорости как минимум в 3 раза по сравнению с FPU процессора Intel 486. Большинство приложений могут достигнуть пятикратного увеличения в скорости по сравнению с FPU процессора Intel 486 или даже большей производительности при конвейерной обработке.

В состав FPU входит УУ, операционный блок, 8 регистров стека R0 ¸ R7, регистры управления CW и состояния SW, регистр тэгов TW, указатель команды IP и указатель данных DP. Структура регистров показана на рис. 2.5.

 

 

Рис. 2.5. Регистры сопроцессора

 

Восемь 80-битных регистров R0¸R7 предназначены для хранения чисел с плавающей точкой в расширенном вещественном формате. Состояние 3-битного поля TOP регистра SW указывает на вершину стека. Эта часть регистра SW выполняет функции реверсивного двоичного счетчика, который при декременте из состояния <000> устанавливается в состояние <111>. При инкременте состояния <111> правый разряд увеличивается на единицу, и устанавливается 3-разрядный код, равный значению поля TOP – <000>. Тем самым вершина стека изменяет свое значение при инкременте циклически.

Если, например, в поле TOP содержится код <100>, то за вершину стека ST (0) или ST принят регистр R4, а низ стека ST (7) будет в R3. При записи в стек R0¸R7 осуществляется декремент поля TOP и передача операнда в низ стека. Так, при ST = <100> после записи получим ST = <011> и передачу операнда в R3. При чтении из стека осуществляется чтение по адресу ST (0), затем инкремент поля TOP. В результате обращение к стеку автоматически изменяет значение указателя стека, который является единственным источником для определения адреса регистра стека. В поле M регистров R0¸R7 заносится мантисса, знак которой располагается в 79 разряде. В поле Е располагается смещенный порядок числа. Мантисса числа – правильная дробь, нормализована как 1/2 £ |М| < 1, сдвинута в ОЗУ влево на один разряд и хранится без старшей единицы. При приеме операнда в сопроцессор она сдвигается на один разряд вправо так, что старшая цифра ²1² с весом 2-1 восстанавливается, размещаясь в 63-м бите разрядной сетки.

Для определения состояния стека предназначен регистр тэгов TW, в котором 2-битные поля TAG (i), где i = 0,1,...,7, определяют соответственно состояния регистров R0¸R7 Состояние TAG(i) используется для упрощения контроля и правильного обращения к стеку. Так, TAG (3) определяет состояние R3. Поля TAG (i) интерпретируются следующим образом:

- 00 – допустимое ненулевое число;

- 01 – нуль;

- 10 – специальное число (не число, неподдерживаемый формат, бесконечность или денормализованное число);

- 11 – отсутствие данных.

Разряды регистра управления CW имеют следующее наименование и назначение:

- IC (только в i87, i287) – управление бесконечностью. При IC = 0 опускается знак в выражении ±¥, а при IC = 1 – ²аффинная арифметика², знак присутствует в наличии - ¥ и + ¥;

- RC – округление, 2-битное состояние определяет один из способов округления результата в четырех арифметических операциях;

- PC – точность, применяется совместно с полем RC для изменения точности вычислений;

- IEM (i87) маскирует флаг запроса прерывания IR. При IEM = 1 запрещает генерацию сигнала прерываний при ошибках сопроцессора;

- PM, UM, OM, ZM, DM, IM – маски исключений. Биты, исключающие прерывания на соответствующие ошибки FPU.

Регистр состояния SW имеет в своем составе следующие информационные разряды:

- B (i87, i287) – занятость. B=1 при обработке команд и прерываниях. В = 0, когда сопроцессор свободен;

- TOP – указатель стека;

- C0 ¸ C3 – флаги арифметических операций; по аналогии с EFLAGS, С0 = CF, C2 = PF, C3 = ZF. Флаг С1 используется в некоторых командах FPU
для определения ошибок. Так, при переполнении С1=0, при антипереполне-нии С1 = 1;

- ES (IR для i87) – суммарная ошибка. ES = 1 при возникновении ошибок FPU. В 8087 IR = 1 характеризует незамаскированную исключительную ситуацию;

- SF (i387, i487, Pentium) – стековая ошибка. При выходе за пределы стека SF = 1, IE = 1, причем при выходе за верхнюю границу С1 = 1, а за нижнюю - С1 = 0;

- PE, UE, OE, ZE, DE, IE – флаги исключительных ситуаций:

- PE – неточный результат;

- UE – антипереполнение;

- OE – переполнение;

- ZE – деление на ноль;

- DE – денормализованный операнд;

- IE – недействительная операция.

Эти флаги устанавливаются операционным блоком FPU при вычислениях в случае возникновения соответствующей особой ситуации, и при отсутствии маски (PM, UM, OM, ZM, DM, IM) в регистре управления CW. Содержимое указателя и селектора команд IP и указателя и селектора данных DP используется процедурами обработки особых случаев. В регистр IP сопроцессора МП передает адрес обрабатываемой числовой команды и 11 бит кода операции, а в DP – адрес её операнда.

Регистры SIMD

 

В потоковом расширении SIMD используются восемь 128-разрядных регистров общего назначения с прямой адресацией. SIMD-регистры содержат упакованные 128-разрядные данные. Команды SSE обращаются к SIMD-регистрам используя регистровые имена XMM0 и до XMM7 (рис. 2.6). SIMD-регистры могут быть использованы для вычислений над данными; но не могут быть использованы для адресации памяти. Адресация выполняется с помощью определенных в IA режимов адресации и регистров общего назначения (EAX, EBX, ECX, EDX, EBP, ESI, EDI и ESP).

MMX регистры MMX0(63,0)- MMX7(63,0) физически реализованы на стандартных для архитектуры Intel 80-разрядных регистрах данных с плавающей точкой (см. рис. 2.5). Поэтому переход от операций MMX к операциям с плавающей точкой требует запуска команды emms. Но так как SIMD-регистры с плавающей точкой являются отдельным регистровым файлом, то команды MMX и команды с плавающей точкой могут быть смешаны с командами SSE без выполнение специальных инструкций, таких как emms.

Новый регистр контроля/состояния MXCSR используется для маскирования и демаскирования обработки числовых исключительных ситуаций, для определения режима округления, для установки режима сброса в ноль и для просмотра состояния флагов.

 

Регистры:   Биты:  
ХММ0
         
ХММ7

 

Рис. 2.6. SIMD-регистры с плавающей точкой

 

Регистр состояния и управления используется для установки флагов обнаружения арифметических исключений, флагов режимов обработки арифметических исключений, режима округления, режима flush-to-zero и для просмотра флага состояния [11]. Содержимое этого регистра может быть загружено с помощью инструкций ldmxcsr и fxrstor. На рис. 2.7 показан формат и кодирование полей в регистре MXCSR.

Биты 0-5 содержат 6 флагов, которые служат признаками детектирования арифметических SIMD исключений с плавающей точкой. Если флаг установлен в 1, то обнаружено соответствующее исключение. Эти флаги могут быть очищены инструкцией LDMXCSR записью нулей. Если команда LDMXCSR очищает битовую маску и устанавливает соответствующий бит флага исключения, исключение не будет немедленно сгенерированно. Исключение произойдет только после следующей команды SSE. Расширение SIMD использует только один флаг исключения для каждой исключительной ситуации. В ситуации, когда происходит несколько идентичных исключительных ситуаций при обработке одной команды, соответствующий флаг исключения обновляется и указывает, что хотя бы одно из этих условий произошло. По умолчанию эти флаги сбрасываются.

 

 

Рис. 2.7. SIMD регистр состояния и управления MXCSR

 

Биты 7-12 (поле маскирования исключений) определяют, как обрабатываются обнаруженные исключения. Если флаг установлен, то соответствующее исключение маскировано и обрабатывается процессором, который формирует приемлемый результат (в соответствии с процедурой, установленной по умолчанию) и продолжает выполнение программы. Если флаг сброшен, то вызывается программный обработчик для этого исключения. По умолчанию флаги устанавливаются в 1.

Биты 13-14 (RC) устанавливают режим округления результатов при выполнении SIMD-команд над данными с плавающей точкой. По умолчанию устанавливается режим округление до ближайшего. Поле управления округлением (RC) регистра MXCSR (биты 13 и 14) определяет четыре режима округления: округление до ближайшего (биты 0 и 0), до меньшего или равного (0 и 1), до большего или равного (1 и 0) и в сторону нуля (1 и 1). Округление по умолчанию до ближайшего обеспечивает наиболее точную и статистически несмещенную оценку правильного результата. Режимы округления до большего и меньшого называются округлением по направлению и могут быть использованы для реализации интервальной арифметики. Для определения верхней и нижней границы точного решения в многошаговых вычислениях, когда промежуточный результат вычислений округляется. Режим округления в сторону нуля обычно используется при вычислении целых.

Бит 15 (FZ) по умолчанию установлен в 0. Флаг FZ регистра MXCSR включает режим flush-to-zero, когда произошло исчезновение порядка и бит установлен в 1. Тогда процессор выполняет следующие действия:

- возвращает нулевое значение в качестве результата, присваивая ему знак истинного результата;

- устанавливает в 1 биты 4 и 5 регистра MXCSR (флаги обнаружения исключений исчезновения порядка и неточного результата).

Указанные действия выполняются в том случае, если исключение исчезновения порядка маскировано (бит 11 регистра MXCSR установлен в 1). При таком режиме увеличивается скорость работы программ, в которых часто происходит исчезновение порядка результата. Достигается это, однако, ценой снижения точности вычислений.

Остальные биты регистра MXCSR (биты 16-31 и бит 6) зарезервированы и установлены в 0.


Лекция 7. Модели процессоров

 

ЭВМ на базе процессора i486 появились в 1989 г., когда Intel впервые продемонстрировала СБИС i486DX. Процессор i486 в дальнейшем был усовершенствован с использованием новой технологии и, как указывалось выше, имеет несколько модификаций. Наиболее важные его возможности следующие [21]:

- совместимость с системой команд i86, i286, i386;

- 32-битная шина адреса и 32-битная шина данных;

- совместимость FPU с сопроцессорами i87, i287, i387 и поддержка 32/64/80-битных форматов чисел;

- наличие кэш первого уровня с быстродействием регистров МП;

- конвейеризация команд, т.е. их параллельная подготовка к выполнению;

- пакетные циклы обмена, снижающие общее время вычислений и передачи данных между МП и DRAM с использованием внутренних буферов записи;

- управление обратной записью с очисткой кэш второго уровня, обеспечивающей согласованность данных в V-режиме.

Схема процессора i486 представлена на рис. 2.8. Он содержит устройство управления (УУ), арифметико-логическое устройство (АЛУ), устройство с плавающей точкой (FPU), устройства сегментации и страничного преобразования, кэш-память (КЭШ), устройство предвыборки команд и шинный интерфейс. В составе устройств на схеме показаны все пользовательские и системные регистры процессора. Рассмотрим более подробно назначение устройств процессора.

Шинный интерфейс – это устройство связи i486 с шиной процессора и через контроллер шины с другими блоками ЭВМ. Он обеспечивает двунаправленную передачу данных и адресов, формирование управляющих сигналов (УС) для подключения внешних блоков к контроллеру шины. Передача данных и их прием осуществляется через буферные регистры интерфейса в режиме сквозной записи и пакетного обмена.

Для повышения быстродействия данные и команды (коды) поступают в процессор в режиме опережающей выборки и располагаются в сверхбыстродействующем кэш. Кэш емкостью 8 Кб предназначен для хранения данных и кодов, непосредственно участвующих в вычислениях. Информация в кэш располагается ячейками (строками) по 16 байт, соответствует физическим адресам (ФА) в ОЗУ. Обычно часть (21 старший разряд) ФА представлена в кэш как тэг для обеспечения быстрого ассоциативного поиска. При обращении к кэш процессор передает из устройств сегментации или страничного преобразования ФА. Если по данному ФА информация в кэш имеется, то нужная строка в 16 байт считывается в буфер заполнения, затем из нее 8/16/32-разрядные данные передаются на внутреннюю шину данных (ВШД). Если данный ФА отсутствует в кэш (“промах”), то осуществляется обращение к ОЗУ. Считанная из ОЗУ информация передается по ШД на ВШД и параллельно в буфер заполнения кэш. В следующие такты (опережающая выборка) в буфер заполнения передаются еще 3 старших ячейки ОЗУ по значению ФА.

 

 

Затем информация из буфера заполнения размерностью строки кэш заносится в ячейку кэш по адресу ФА(11, 4), соответствующему 7 младшим разрядам ФА, начиная с четвертого, и в направлении, определенном блоком достоверности (LRU). Так как данные и коды в программах располагаются чаще всего возле близлежащих адресов, такой режим позволяет уменьшить число промахов при обращении к кэш. При объявлении строки недостоверной по шине адреса А(31,4) передается ФА, и при обнаружении этого адреса в кэш соответствующий бит достоверности в блоке LRU сбрасывается.

Устройство предвыборки команд предназначено для уменьшения времени на обработку команды при передаче ее в УУ. Считывание команд в устройство предвыборки осуществляется 16-байтными блоками, которые параллельно записываются в кэш и извлекаются оттуда, если в программе встречаются циклы. Команды в блоке располагаются в естественном порядке возрастания адресов и сдвигаются для передачи в УУ. В процессе сдвига они образуют очередь из 32 байт, которая параллельно обрабатывается (конвейеризация) в каждом такте синхронизации, проходя через первую, а затем и вторую ступени дешифрации на выполнение.

Первая ступень дешифрации позволяет обратиться команде к памяти еще до момента передачи ее на выполнение в УУ. Тем самым в момент выполнения команды соответствующие микрокоманды УУ реализуют ее за 1,2 такта, включая передачу результата в регистр. При ветвлениях в программе и смене естественного порядка следования адресов устройство предвыборки очищается, а затем заполняется новой очередью команд.

Устройство управления i486 микропрограммного типа оптимизировано с целью уменьшения числа микрокоманд для обработки каждой команды. Кроме того, часть микроопераций для выполнения операции каждой команды реализуется в результате конвейеризации в устройстве предвыборки команд. Другая часть микроопераций выполняется аппаратно в целочисленном устройстве (АЛУ) и сопроцессоре. Поэтому на последнем шаге выполнения многие команды имеют одну микрокоманду, которая выполняется за один такт синхронизации. Микрооперации этой микрокоманды чаще всего управляют АЛУ, FPU или устройством сегментации, где определяется выбор конкретного сегмента. Системные регистры DR0 ¸ DR7 используются в УУ для отладки программ.

Устройство с плавающей точкой (FPU) предназначено для вычисления математических операций с повышенной точностью аналогично по выполняемым функциям сопроцессору 80387. Оно имеет одинаковую систему команд и набор регистров (см. рис. 2.5) стека R0 - R7, указатель команд IP, указатель данных DP, регистры: тэгов TW, состояния SW и управления CW. Все команды FPU начинаются с кода <11011> в поле кода операции и по этому признаку передаются в регистр IP, где при необходимости используются для обработки особых случаев. Повышенная точность вычислений достигается использованием представления чисел с плавающей точкой и увеличением разрядности представления нормализованной мантиссы до 64 бит.

Устройство страничного преобразования используется для программ, обрабатывающих множество данных и кодов, больше емкости ОЗУ. Для этого все данные и коды размещаются по страницам емкостью 4 Кб (каждой странице присваивается линейный адрес). В процессе работы программы страницы с диска последовательно загружаются в ОЗУ по новым физическим адресам страниц (кадр). Устройство страничного преобразования вычисляет их новый адрес по линейному адресу в программе, используя в работе регистры CR0, CR2 и CR3. Для повышения быстродействия вычислений физического адреса данных в кадре предназначен ассоциативный буфер преобразования (TLB), который можно контролировать регистрами TR6, TR7.

Устройство сегментации обеспечивает поиск данных и кодов, распределенных по разным областям ОЗУ. Такое распределение информации позволяет избежать влияния одних задач на другие, исключить ошибки программирования и реализовать привилегии для системных программ. Для определения адреса данных или кода используются селекторы CS, SS, DS, ES, FS, GS, LDTR и TR. Каждый селектор имеет теневой регистр, в который по содержимому селектора и регистров GDTR или LDTR загружается из глобальной или локальной дескрипторной таблицы базовый адрес сегмента. По адресам теневых регистров вычисляются линейные адреса данных и кода, используемых программой. Регистр TR обеспечивает работу i486 в многозадачном V-режиме, постоянно перезагружаясь со сменой задач с сохранением контекста (значений пользовательских и системных регистров) в сегменте состояния задачи (TSS).

АЛУ целочисленного типа предназначено для выполнения арифметических операций с фиксированной точкой, сдвига данных, логических операций, операций в двоично-десятичном представлении, обмена между портами, хранения и вычисления адресов данных и следующих команд. В состав его входят 8 регистров общего назначения, счетчик команд EIP и регистр флагов EFLAGS. Многие команды в АЛУ выполняются за один такт. Более подробно работа блоков процессора i486 рассмотрена ниже.

 



<== предыдущая лекция | следующая лекция ==>
ТЕМА 3. Функциональная структура и организация процессора | Процессоры Pentium и Pentium MMX


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.014 сек.