Устройства AVR XMEGA позволяют производить гибкую настройку выводов данных с различными конфигурациями выходов, сенсорными интерфейсами и синхронным/асинхронным пробуждением. Необязательное ограничение скорости нарастания выходного напряжения снижает уровень электромагнитного излучения устройства. Регистры виртуальных портов делают возможным поцикловое управление выводами. Благодаря этому программы, написанные с использованием технологии Bit-Banging, становятся короче и быстрее.
Выводы данных соответствуют спецификации LV-TTL и способны выдерживать большие нагрузки с током до 10/20 мА (вытекающий и втекающий токи соответственно).
Криптоблоки алгоритмов шифрования AES и DES
Криптографическое устройство поддерживает шифрование и дешифрование по алгоритмам DES (64 бит) и AES (128 бит). Это означает, что шифрованная передача данных может осуществляться намного быстрее, чем в случае с программной реализацией алгоритмов шифрования. В таблице ниже представлены скорости зашифрованной передачи данных.
| Максимальная скорость зашифрованной связи
| Интерфейс UART
| Интерфейс SPI
| В сравнении с программной реализацией
|
| AES (128 бит)
| 4 Мб/с
| 3,2 Мб/с
| В 10 раз быстрее
|
| Тройной DES
| 3,2 Мб/с
| 2,3 Мб/с
| В 100 раз быстрее
|