Цикл - физический обмен данными по адресу, выстроенному ЦП через шину данных.
За один цикл передаётся 1 байт (1 слово).
Несколько типовых циклов:
- чтение памяти (MEMR);
- запись памяти (MEMW);
- чтение устройств ввода и вывода (IOR);
- запись устройств ввода-вывода (IOW);
- чтение памяти программ (гарвардская архитектура, CMEMR).
Для гарвардской архитектуры характерно: чтение памяти, запись памяти, чтение памяти программ.
Все циклы имеют в шине управления соответствующие сигналы и называются также, как и циклы.
В МПС используются не все сигналы: система с совмещённым вводом-выводом обращается к памяти без сигналов IOR и IOW.
В неймановской архитектуре используются MEMR и MEMW (минимальный набор сигналов обращения к внешним устройствам).

t2>t1. Чтение происходит по переходу, обозначенному стрелочкой, в то время когда данные активны. Тоже самое происходит и при записи (обозначено пунктиром).
Для двухшинной и совмещённой магистралей есть сигнал ALE (сигнал фиксации).
Сигнал, который будет сообщать ЦП о том, что внешние устройство не готово к обмену данными XACK.

CLK – тактовая частота процессора. По спаду проверяется низкий ли XACK: если низкий, то процессор ждёт когда придут данные.
WAIT показывает что процессор занят.
Задержка XACK не происходит, когда устройства быстрые.