русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Микропроцессор ВМ85.


Дата добавления: 2015-08-14; просмотров: 995; Нарушение авторских прав


 

DIP – технология

Характеристики:

1. работает при одном напряжении, питания +5В.

2. имеет внутр. тактов генератор, внутрен. такт. Частота 0,5 – 3 мГц

3. удобная система прерывания

4. отрабатывает сигнал управления системой

5. имеет возможность последовательного ввода и вывода данных

6. имеет такую же систему команд, как и ВМ80, но добавлены 2 команды.

 

X1, X2 – выводы для присоед. времязадающей цепочки ( кварцевый генератор ).

– вход сигн. нач. установки.

RESOUT - выход сигн. нач. установки.

READY – вход сигн. готовности

SID – вход последов. данных.

SOD – выход посл. данных.

TRAP }  
RST 7.5  
RST 6.5 Входы запросов прерываний.
RST 5.5  
INTR  

HOLD – вход запроса захвата

AD0…AD7 – совмещённые линии данных и мл. байтва адреса.

UCC } +5B входы питания
GND 0B

CLK – выход сигн. тактов частоты

S0 } сигналы состояния МП.
S1

I0 / M – сигн. обращения к портам или к памяти,

если I0 / M = 1 – к портам

I0 / M = 0 – к памяти

ALE – разрешение фиксации адреса.

 

} стробы записи чтения

 

– строб подтверждения прерывания

HLDA – сигн. подтверждения захвата

A8…A15 – линии вывода ст. байта адреса.

Чтобы ША была 16 – разр. к линиям АД присоед. внешн. регистр для фиксации адреса.

 
 


 

 

МП имеет внутр. тактов. генератор, част. кот. определяет внешн. времязадающая цепочка.

 

 

 


 

 

FCLK = 0.5…3 мГц

F ZQ =1…6 мГц

 

Пример: маш. Цикл записи в память: MOV M, B

 

 

 
 

 


 

 

 

 

 

В 1 – ом маш. такте выдаётся ст. байте адр. на мен. А8…А15, на АД0 – АД7 выдаётся мл. байт адр. в течении такта Т1. Одновременно выраб. строб ALE и по срезу строба во внеш. регистре запоминается мл. байт адреса. Во 2 и 3 тактах на линии АД0 – АД7 выводятся из МП. По стробу WR эти данные записываются в память. На выводе IO / M – низк. уровень, т. е. сигн. подтвержд. обращ. к памяти.





<== предыдущая лекция | следующая лекция ==>
Построение модуля прерывания. | Система прерываний МП ВМ85.


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.214 сек.