AD0…AD7 – совмещённые линии данных и мл. байтва адреса.
UCC
}
+5B входы питания
GND
0B
CLK – выход сигн. тактов частоты
S0
}
сигналы состояния МП.
S1
I0 / M – сигн. обращения к портам или к памяти,
если I0 / M = 1 – к портам
I0 / M = 0 – к памяти
ALE – разрешение фиксации адреса.
}
стробы записи чтения
– строб подтверждения прерывания
HLDA – сигн. подтверждения захвата
A8…A15 – линии вывода ст. байта адреса.
Чтобы ША была 16 – разр. к линиям АД присоед. внешн. регистр для фиксации адреса.
МП имеет внутр. тактов. генератор, част. кот. определяет внешн. времязадающая цепочка.
FCLK = 0.5…3 мГц
F ZQ =1…6 мГц
Пример: маш. Цикл записи в память: MOV M, B
В 1 – ом маш. такте выдаётся ст. байте адр. на мен. А8…А15, на АД0 – АД7 выдаётся мл. байт адр. в течении такта Т1. Одновременно выраб. строб ALE и по срезу строба во внеш. регистре запоминается мл. байт адреса. Во 2 и 3 тактах на линии АД0 – АД7 выводятся из МП. По стробу WR эти данные записываются в память. На выводе IO / M – низк. уровень, т. е. сигн. подтвержд. обращ. к памяти.