русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Плата SANT-D


Дата добавления: 2015-07-23; просмотров: 604; Нарушение авторских прав


 

Общие сведения

 

Плата SANT-D обеспечивает оптический доступ к цифровой SDH-системе передачи на скорости 155,52 Мбит/с и осуществляет адаптацию к этой системе ATM-ячеек, переносимых по шине IQ в обоих направлениях. Кроме того, в этой плате предусмотрены функции, необходимые для эксплуатации и технического обслуживания мультиплексора ASAM.

IQ-интерфейс

 

IQ-интерфейс соединяет SANT-D и ADSE-A с задней панелью ASAM и состоит из двух шин:

 

4 шины IQD, предназначенной для высокоскоростной передачи (ATM-ячеек) в прямом направлении;

4 шины IQU, предназначенной для высокоскоростной передачи (ATM-ячеек) в обратном направлении;

4 шины IQA(access), предназначенной для контроля доступа к шине IQU.

 

Шины IQD и IQU обеспечивают транспортировку ATM-ячеек, каждая из которых имеет 5-октетный заголовок и 48-октетное информационное поле. Кроме того, перед каждой ячейкой есть один "холостой" октет. SANT-D производит инкапсуляцию ATM-ячеек в 54-октетные слоты и обеспечивает доступ к шине IQ. Адаптация скорости 155,52 Мбит/с к скорости 152,64 Мбит/с (= 53/54 от 155,52 Мбит/с) осуществляется путем стирания незаполненных ячеек. Это может быть сделано потому, что максимальная скорость действительных ATM-ячеек, содержащихся в VC-4, ограничена величиной 149,76 Мбит/с (= 26/27 от 155,52 Мбит/с).

 

Шина IQA предназначена для контроля доступа к интерфейсу с обратным каналом. Она позволяет избежать "разборок" на шине обратного канала и одновременно дает возможность ввести приоритеты различных уровней для доступа различных LT-объектов.

 



<== предыдущая лекция | следующая лекция ==>
Архитектура ASAM | Системная плата BPA


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.179 сек.