Процессоры 386 и i486 имеют новые исключения, которые могут присутствовать даже в системах, разработанных для процессора 80286.
Исключение #6 - "неопределенный код операции" Это исключение может явиться результатом неправильного использования префикса команды LOCK.
Исключение #14 - "сбой страницы" Это исключение может иметь место в программе для процессора 80286, если операционная система разрешает страничное разбиение. Страничное разбиение может быть использовано в задачах для систем с процессором 80286, если все задачи используют одни и те же каталоги страниц. Поскольку в TSS процессора 80286 нет места для хранения PDBR регистра, переключение на задачу процессора 80286 не изменяет значение PDBR регистра. В задачах, переданных от процессора 80286, следует использовать TSS центрального процессора i486, поскольку так они смогут целиком использовать страничное разбиение.
Отличия от центрального процессора 386 (TM).
Между моделями программирования процессоров 386 DX и SX и процессора i486 различий очень немного. Процессор i486 определяет новые биты в регистрах EFLAGS, CR0 и CR3, а также новые входы в таблицы страниц первого и второго уровней. В 386 процессорах эти биты были зарезервированы, поэтому новые особенности архитектуры не повлияли на совместимость.