Данный бит разрешает подкачку страниц, если он установлен, и запрещает ее, если он очищен. Более подробная информация о подкачке страниц находится в Главе 5. В Главе 10 описано, как разрешить подкачку страниц. Когда при подкачке страниц возникает исключение, в регистр CR2 помещается 32-разрядный линейный адрес, вызвавший это исключение. Информация об обработке исключений, генерируемых при подкачке страниц (отсутствие нужной страницы) находится в Главе 9. При использовании подкачки страниц регистр CR3 содержит 20 наиболее значащих битов адреса страничного каталога (таблицы страниц первого уровня). Регистр CR3 также называется базовым регистром страничного каталога (PDBR). Отметим, что страничный каталог должен быть выравнен по границе страницы, поэтому 12 младших битов регистра игнорируются. В отличие от процессора 386 DX, процессор i486 назначает функции двум из этих битов. Это:
PCD (Запрещение кеширования на уровне страниц, бит 4 регистра CR3) Состояние этого бита устанавливается в зависимости от состояния штырька
PCD во время циклов шины, не работающих со страницами (например, циклов квитирования прерывания), когда подкачка страниц разрешена. Если подкачка страниц запрещена, то состояние этого бита устанавливается в любых циклах шины. Штырек PCD используется для управления работой внешнего кеша по циклам.