русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Управляющий регистр


Дата добавления: 2015-06-12; просмотров: 488; Нарушение авторских прав


Этот регистр имеет адрес base_adr + 3 (для СОМ1 это будет 3F8h + 3 = 3FBh).

Управляющий регистр доступен для записи и чтения. Этот регистр управляет различными характеристиками UART:

q скоростью передачи данных,

q контролем четности,

q передачей сигнала BREAK,

q длиной передаваемых слов (символов).

D1-D0 – данные в этих ячейках определяют длину передаваемых слов в битах. Зависимость длины слова от данных в ячейках показаны в табл. П3.5.

Таблица П3.5. Длина передаваемых слов

Значение бит D1- D2 Длина передаваемых слов, бит

 

D2 – значение этой ячейки определяет количество стоповых бит. Зависимость числа стоповых бит от содержания ячейки D2 показано в табл. П3.6.

Таблица П3.6. Число стоповых бит

Значение бита D2 Число стоповых бит


D3-D4 – значения этих ячеек управляют проверкой на четкость, зависимость показана в табл. П3.7.

Таблица П3.7. Режим проверки четности

Значение бит D3-D4 Режим проверки четности
00,10 Контроль на четность не выполняется
Выполняется проверка на нечетность
Выполняется проверка на четность

 

D5 – влияет на фиксацию четности. При установке этого бита, бит четности всегда принимает значение 0, если биты D3 D4 равны 11, или принимает значение 1, если биты D3 D4 равны 01

D6 – влияет на установка перерыва. Вызывает вывод строки нулей в качестве сигнала BREAK для подключенного устройства

D7 – значение этой ячейки используется для доступа к регистру установки скорости. Если бит в D7 равен единице, то регистр данных и регистр управления прерываниями используются для загрузки делителя частоты тактового генератора. Если бит равен нулю, то регистр данных и регистр управления прерываниями используются как обычно





<== предыдущая лекция | следующая лекция ==>
Регистр данных | Регистр состояния линии


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.498 сек.