Архитектура ПК
Если следовать схеме именования DDR (Double Data Rate), то память DDR2 логично было бы назвать QDR (Quad Data Rate), так как спецификация подразумевает передачу данных в пакетном режиме доступа четыре раза за один такт. Ядро памяти попрежнему работает на тех же тактовых частотах, что и память SDR и DDR.
Схематическое представление передачи данных в микросхеме памяти DDR2-800
Для получения учетверенной скорости выборки данных, кроме основного и инверсного синхронизирующего сигнала, добавляются еще два сигнала (прямой и инверсный), сдвинутые на полтакта относительно первого синхронизирующего сигнала. Этот метод получил название prefetch of 4 (предвыборка 4). Биты, поступающие за каждый такт ядра памяти в буфер ввода-вывода, мультиплексируются по времени и затем, уже на учетверенной скорости, поступают на шину данных. В памяти DDR2 используется архитектура из четырех банков с такой же длиной строки (страницы), как и в памяти DDR.
Набор команд DDR2 совместим с набором команд DDR