КАФЕДРА Автоматизированные и вычислительные системы
ЗАДАНИЕ
на курсовой проект по дисциплине "Схемотехника ЭВМ "
Тема проекта: Реализация синхронного автомата на интегральных микросхемах
Студенты группы__ВМ-062__________Болучевский Михаил Юрьевич
Селиванов Сергей Владимирович
Пищулин Александр Владимирович
Черкасов Иван Юрьевич
фамилия, имя, отчество
Номер варианта___48____________________________________
Технические условия: объеком разработки является синхронный автомат, предназначенный для выделения и обработки заданной бинарной подпоследовательности из бесконечной последовательности бинарных символов. Длина селектируемой подпоследовательности -13 бит со структурой 111011010110110010010. Анализируемая подпоследовательность имеет структуру 10010010 и должна непосредственно следовать за селектируемой подпоследовательностью . Допускаются формальный и/или эвристический способы разработки
Содержание и объем проекта (графические работы, расчеты и прочее): расчетно - пояснительная записка –29 страниц формата А4; поясняющие текст, рисунки, расчеты, таблицы и т.п.); схема электрическая принципиальная устройства селекции бинарной подпоследовательности.
Сроки выполнения этапов: 1й-этап - _______; 2й-этап - ________
Срок защиты курсового проекта: с ____________по ___________
Задание принял студент(ка) гр. / /
подпись, дата инициалы, фамилия
Руководитель / /
подпись, дата инициалы, фамилия
ПРИЛОЖЕНИЕ В
1.Тюрин С.В. Практикум по теории автоматов: синтез синхронного управляющего автомата. Учебное пособие. Воронеж: Воронеж. гос.техн.ун.-т, 2004. 84 с. (Электронная версия).
2.ГОСТ 2.701 – 84. Схемы. Виды и типы. Общие требования к выполнению.
3.ГОСТ 2.708 – 81. Правила выполнения электрических схем цифровой вычислительной техники.
4.ГОСТ 2.743 – 91. Обозначения условные графические в схемах. Элементы цифровой техники.
5.Выполнение электрических схем по ЕСКД: Справочник / С.Т. Усатенко, Т.К. Каченюк, М.В. Терехова. - М.: Изд-во стандартов, 1992. - 316 с.