Интегральная схема К155ЛР1, как известно, реализует следующую функцию алгебры логики:
(1)
, (2)
где
– входные переменные; i
1...8;
– выходные переменные; j
1,2.
Рассмотрим алгоритм моделирования функций (1), (2).
Пусть в некоторый регистр R1 процессора тем или иным образом введен входной вектор

Сдвинем этот вектор циклически вправо и разместим результат в регистре R2

Результат поразрядного логического И над содержимым регистров R1 и R2 разместим в регистре R3

Содержимое R3 сдвинем циклически вправо на два бита и результат разместим в регистре R4

Поразрядное логическое умножение содержимого регистров R3 иR4 даст



Нетрудно видеть, что инверсия содержимого регистра R5 даст искомый результат в младших битах тетрад (символом "*" помечены не интересующие нас биты)

Изложенное позволяет представить блок-схему алгоритма моделирования в виде рисунка 1.