русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Сохранение схемы и проверка формальных ошибок


Дата добавления: 2014-11-27; просмотров: 541; Нарушение авторских прав


1. Чтобы сохранить введенную Вами схему левой клавишей мыши щелкните по иконке (Save) панели инструментов менеджера пакета.

2. Для проверки правильности (с точки зрения корректности использования символов и выполненных соединений) введенной схемы в окне ProcessingвыберитеCompiler Tools. Появится окно, приведенное ниже на рис.1.11.

 

Рис.1.11.

Запустите процедуру анализа и синтеза (можно выполнить запуск соответствующей кнопкой горизонтальной панели инструментов окна главного менеджера пакета).

3. В случае успешного завершения процедуры анализа и синтеза проекта появится следующее сообщение (если компилятор обнаружит ошибки в схеме, то Вам следует исправить их).

4. Нажмите кнопку OK.

После выполнения анализа и синтеза проекта в базе данных САПР Quartus II появились имена сигналов, в том числе и имена выводов. Значит можно продолжить задание физической спецификации, задав назначения выводов СБИС ПЛ (выбор самой выполнен при создании нового проекта в Quartus II). Поскольку физическая реализация выполняется на стенде DiLAB, назначение выводов проекта на СБИС ПЛ должно соответствовать подключениям, выполненным на стенде (см. описание используемых элементов стенда в разделе 1 работы).

 



<== предыдущая лекция | следующая лекция ==>
Выполните соединение выводов и компонентов | Назначение выводов СБИС ПЛ


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.004 сек.