русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Каскадирование сдвигающих регистров


Дата добавления: 2014-11-27; просмотров: 1992; Нарушение авторских прав


Реверсивный сдвигающий регистр может быть реализован на регистрах типа PI/PO, при этом входы параллельной загрузки используются для сдвига в сторону младших разрядов. Пример реверсивного сдвигающего регистра на базе ИР1 представлен на рис. 141, а. При М=0 - осуществляется сдвиг в сторону старших разрядов, при М=1 - осуществляется сдвиг в сторону младших разрядов.

Пример реализации 8-разрядного реверсивного сдвигающего регистра типа SI/PO на регистрах без реверса, представлен на рис. 141, б.

Рис. 141

 

Вход DS0 используется как последовательный при сдвиге в сторону старших разрядов, а вход DS7 при сдвиге в сторону младших разрядов.

ИР11, 1561ИР15 - 4-разрядные реверсивные регистры типа PI/PO:.

ИР13 - 8-разрядные реверсивный регистр типа PI/PO:

ИР24 - 8-разрядный реверсивный регистр типа PI/PO с двунаправленной шиной и с асинхронным сбросом (рис. 142, а). Выходы Q0 и Q7 используются при каскадировании, т.к. они не зависят от сигнала разрешения ОЕ.

ИР29 - аналог ИР24, но с синхронным сбросом.

Рис. 142

 

Пример каскадирования двух 4-разрядных реверсивных регистров представлен на рис. 142, б.



<== предыдущая лекция | следующая лекция ==>
Реверсивные сдвигающие регистры | Запоминающие устройства. Классификация. УГО. Параметры


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.003 сек.