Таблица П.1. Основные параметры цифровых микросхем
Таблица П.2. Функциональное назначение цифровых микросхем стандартных серий
Обозначение
| Аналог SN74
| Функция
|
АГ1
|
| Одновибратор без перезапуска
|
АГ3
|
| Два одновибратора с перезапуском
|
АГ4
|
| Два одновибратора без перезапуска
|
АП3
|
| Два 4-разрядных буфера с 3С и инверсией
|
АП4
|
| Два 4-разрядных буфера с 3С
|
АП5
|
| Два 4-разрядных буфера с 3С
|
АП6
|
| 8-разрядный двунаправленный буфер с 3С
|
АП9
|
| 8-разрядный двунаправленный буфер с 3С
|
АП10
|
| 8-разрядный двунаправленный буфер с 3С и инверсией
|
АП14
|
| 8-разрядный буфер с 3С
|
АП15
|
| 8-разрядный буфер с 3С и инверсией
|
АП16
|
| 8-разрядный буфер с 3С
|
АП20
|
| 8-разрядный двунаправленный буфер с регистром и с 3С
|
ВА1
|
| Схема сопряжения с магистралью
|
ВЖ1
|
| 16-разрядная схема контроля по коду Хемминга
|
ГГ1
|
| Два генератора, управляемых напряжением
|
ИВ1
|
| Приоритетный шифратор 8-3
|
ИВ3
|
| Приоритетный шифратор 9-4
|
ИД1
|
| Двоично-десятичный дешифратор с высоковольтным выходом
|
ИД3
|
| Дешифратор 4-16
|
ИД4
|
| Сдвоенный дешифратор 2-4
|
ИД5
|
| Два дешифратора 2-4 с ОК
|
ИД6
|
| Двоично-десятичный дешифратор 3-8
|
ИД7
|
| Дешифратор 3-8
|
ИД10
|
| Двоично-десятичный дешифратор 3-8 с большим выходным током
|
ИД14
|
| Два дешифратора 2-4
|
ИД18
|
| Дешифратор двоично-десятичного кода в код семисегментного индикатора
|
ИЕ2
|
| 4-разрядный двоично-десятичный счетчик
|
ИЕ4
|
| Счетчик-делитель на 12
|
ИЕ5
|
| 4-разрядный двоичный счетчик
|
ИЕ6
|
| 4-разрядный реверсивный двоично-десятичный счетчик
|
ИЕ7
|
| 4-разрядный реверсивный двоичный счетчик
|
ИЕ8
|
| Делитель частоты с переменным коэффициентом деления
|
ИЕ9
|
| 4-разрядный синхронный двоично-десятичный счетчик с асинхронным сбросом
|
ИЕ10
|
| 4-разрядный синхронный двоичный счетчик с асинхронным сбросом
|
ИЕ11
|
| 4-разрядный двоично-десятичный счетчик с синхронным сбросом
|
ИЕ12
|
| 4-разрядный синхронный реверсивный десятичный счетчик
|
ИЕ13
|
| 4-разрядный синхронный реверсивный двоичный счетчик
|
ИЕ14
|
| Счетчик-делитель на 2 и на 5
|
ИЕ15
|
| 4-разрядный асинхронный счетчик с предварительной установкой
|
ИЕ16
|
| 4-разрядный синхронный двоично-десятичный счетчик с параллельной загрузкой
|
ИЕ17
|
| 4-разрядный синхронный двоичный счетчик с параллельной загрузкой
|
ИЕ18
|
| 4-разрядный двоичный счетчик с синхронным сбросом
|
ИЕ19
|
| Сдвоенный 4-разрядный двоичный счетчик
|
ИЕ20
|
| Два двоично-десятичных счетчика со сбросом
|
ИМ1
|
| 1-разрядный полный сумматор
|
ИМ2
|
| 2-разрядный полный сумматор
|
ИМ3
|
| 4-разрядный полный сумматор
|
ИМ5
|
| 4-разрядный полный сумматор с ускоренным переносом
|
ИМ6
|
| 4-разрядный полный сумматор с ускоренным переносом
|
ИМ7
|
| 4-разрядный сумматор-вычитатель
|
ИП2
|
| 8-разрядная схема контроля четности
|
ИП3
|
| АЛУ для двух 4-разрядных слов
|
ИП4
|
| 4-разрядная схема ускоренного переноса
|
ИП5
|
| 9-разрядная схема контроля четности
|
ИП6
|
| Двунаправленный 4-разрядный буфер с инверсией
|
ИП7
|
| Двунаправленный 4-разрядный буфер
|
ИП8
|
| Параллельный умножитель 2 х 4 разряда
|
ИП9
|
| 8-разрядный последовательно-параллельный умножитель
|
ИР1
|
| 4-разрядный двунаправленный сдвиговый регистр
|
ИР8
|
| 8-разрядный сдвиговый регистр с последовательным входом и параллельными выходами
|
ИР9
|
| 8-разрядный сдвиговый регистр с параллельными входами и последовательным выходом
|
ИР10
|
| 8-разрядный сдвиговый регистр
|
ИР11
|
| 4-разрядный 2-направленный сдвиговый регистр
|
ИР12
|
| 4-разрядный 2-направленный сдвиговый регистр
|
ИР13
|
| 8-разрядный сдвиговый регистр
|
ИР15
|
| 4-разрядный регистр с 3С
|
ИР16
|
| 4-разрядный реверсивный сдвиговый регистр с выходами 3С
|
ИР22
|
| 8-разрядный регистр-защелка с 3С
|
ИР23
|
| 8-разрядный регистр с 3С
|
ИР24
|
| 8-разрядный двунаправленный реверсивный сдвиговый регистр с 3С
|
ИР25
|
| 4-разрядный сдвиговый регистр с 3С
|
ИР26
|
| Регистровый файл 4х4 с 3С
|
ИР27
|
| 8-разрядный регистр с разрешением записи
|
ИР29
|
| 8-разрядный сдвиговый регистр с 3С
|
ИР30
|
| 8-разрядный регистр хранения с адресацией
|
ИР32
|
| Регистровый файл 4х4 с ОК
|
ИР33
|
| 8-разрядный буферный регистр
|
ИР34
|
| Два 4-разрядных регистра с 3С
|
ИР35
|
| 8-разрядный регистр со сбросом
|
ИР37
|
| 8-разрядный регистр с 3С
|
ИР38
|
| Два 4-разрядных регистра с 3С
|
ИР40
|
| 8-разрядный регистр-защелка с 3С и инверсией
|
ИР41
|
| 8-разрядный регистр с 3С и инверсией
|
КП1
|
| 16-канальный мультиплексор
|
КП2
|
| Сдвоенный 4-канальный мультиплексор
|
КП5
|
| 8-канальный мультиплексор
|
КП7
|
| 8-канальный мультиплексор со стробированием
|
КП11
|
| 4-разрядный 2-канальный мультиплексор с 3С
|
КП12
|
| 2-разрядный 4-канальный мультиплексор
|
КП13
|
| 4-разрядный 2-канальный мультиплексор со стробированием
|
КП14
|
| 4-разрядный 2-канальный мультиплексор с 3С с инверсией
|
КП15
|
| 8-канальный мультиплексор с 3С
|
КП16
|
| 4-разрядный 2-канальный мультиплексор
|
КП17
|
| 2-разрядный 4-канальный мультиплексор с 3С и инверсией
|
КП18
|
| 4-разрядный 2-канальный мультиплексор с инверсией
|
КП19
|
| 2-разрядный 4-канальный мультиплексор с инверсией
|
ЛА1
|
| Два логических элемента 4И-НЕ
|
ЛА2
|
| Логический элемент 8И-НЕ
|
ЛА3
|
| Четыре логических элемента 2И-НЕ
|
ЛА4
|
| Три логических элемента 3И-НЕ
|
ЛА6
|
| Два логических элемента 4И-НЕ с повышенным выходным током
|
ЛА7
|
| Два логических элемента 4И-НЕ с ОК и повышенным выходным током
|
ЛА8
|
| Четыре логических элемента 2И-НЕ с ОК
|
ЛА9
|
| Четыре логических элемента 2И-НЕ с ОК
|
ЛА10
|
| Три логических элемента 3И-НЕ с ОК
|
ЛА11
|
| Четыре логических элемента 2И-НЕ с ОК и повышенным выходным напряжением
|
ЛА12
|
| Четыре логических элемента 2И-НЕ с повышенным выходным током
|
ЛА13
|
| Четыре логических элемента 2И-НЕ с ОК и повышенным выходным током
|
ЛА16
|
| Два логических элемента 4И-НЕ для работы на линию 50 Ом
|
ЛА19
|
| Логический элемент 12И-НЕ с разрешением
|
ЛА21
|
| Четыре логических элемента 2И-НЕ с повышенным выходным током
|
ЛА22
|
| Два логических элемента 4И-НЕ с повышенным выходным током
|
ЛА23
|
| Четыре логических элемента 2И-НЕ с ОК и повышенным выходным током
|
ЛА24
|
| Три логических элемента 3И-НЕ с повышенным выходным током
|
ЛД1
|
| Два 4-входовых расширителя по ИЛИ
|
ЛЕ1
|
| Четыре логических элемента 2ИЛИ-НЕ
|
ЛЕ2
|
| Два логических элемента 4ИЛИ-НЕ со стробированием
|
ЛЕ3
|
| Два логических элемента 4ИЛИ-НЕ со стробированием
|
ЛЕ4
|
| Три логических элемента 3ИЛИ-НЕ
|
ЛЕ5
|
| Четыре логических элемента 2ИЛИ-НЕ с повышенным выходным током
|
ЛЕ6
|
| Четыре логических элемента 2ИЛИ-НЕ с повышенным выходным током
|
ЛЕ7
|
| Два логических элемента 5ИЛИ-НЕ
|
ЛИ1
|
| Четыре логических элемента 2И
|
ЛИ2
|
| Четыре логических элемента 2И с ОК
|
ЛИ3
|
| Три логических элемента 3И
|
ЛИ4
|
| Три логических элемента 3И с ОК
|
ЛИ6
|
| Два логических элемента 4И
|
ЛЛ1
|
| Четыре логических элемента 2ИЛИ
|
ЛЛ3
|
| Четыре двухвходовых логических элемента Исключающее ИЛИ с ОК
|
ЛН1
|
| Шесть инверторов
|
ЛН2
|
| Шесть инверторов с ОК
|
ЛН3
|
| Шесть инверторов с ОК и повышенным выходным напряжением
|
ЛН4
|
| Шесть буферных элементов с ОК
|
ЛН5
|
| Шесть инверторов с ОК и повышенным выходным напряжением
|
ЛН6
|
| Шесть инверторов с 3С и с управлением
|
ЛП4
|
| Шесть буферных элементов с ОК и повышенным выходным напряжением
|
ЛП5
|
| Четыре двухвходовых логических элемента Исключающее ИЛИ
|
ЛП8
|
| Четыре буферных элемента с 3С и раздельным управлением
|
ЛП9
|
| Шесть буферных элементов с ОК и повышенным выходным напряжением
|
ЛП10
|
| Шесть буферных элементов с 3С
|
ЛП11
|
| Шесть буферных элементов с 3С
|
ЛП12
|
| Четыре двухвходовых логических элемента Исключающее ИЛИ с ОК
|
ЛП16
|
| Шесть буферов с повышенным выходным током
|
ЛП17
|
| Шесть буферов с ОК и повышенным выходным током
|
ЛР1
|
| Два элемента 2-2И-2ИЛИ-НЕ
|
ЛР3
|
| Элемент 2-2-2-3И-4ИЛИ-НЕ
|
ЛР4
|
| Элемент 4-4И-2ИЛИ-НЕ
|
ЛР9
|
| Элемент 2-4-2-3И-ИЛИ-НЕ
|
ЛР10
|
| Элемент 2-4-2-3И-ИЛИ-НЕ с ОК
|
ЛР11
|
| Элементы 2-2И-2ИЛИ-НЕ и 2-3И-2ИЛИ-НЕ
|
ЛР13
|
| Элемент 3-2-2-3И-4ИЛИ-НЕ
|
ПР6
|
| Преобразователь двоично-десятичного кода в двоичный
|
ПР7
|
| Преобразователь двоичного кода в двоично-десятичный
|
РП1
|
| Регистровое ЗУ 4х4
|
РП3
|
| Регистровое ЗУ 8х2 с ОК
|
РУ1
|
| ОЗУ с организацией 4х4
|
РУ2
|
| ОЗУ с организацией 16х4
|
РУ3
|
| ОЗУ 4х4 с дополнительными входами записи
|
РУ5
|
| ОЗУ с организацией 256х1
|
РУ9
|
| ОЗУ с организацией 16х4
|
РУ10
|
| ОЗУ с организацией 16х4
|
СП1
|
| 4-разрядный компаратор кодов
|
ТВ1
|
| JK-триггер с элементом 3И на входе
|
ТВ6
|
| Два JK-триггера
|
ТВ9
|
| Два JK-триггера
|
ТВ10
|
| Два JK-триггера
|
ТВ11
|
| Два JK-триггера
|
ТВ15
|
| Два JK-триггера
|
ТЛ1
|
| Два триггера Шмитта с инверсией и элементом 4И на входе
|
ТЛ2
|
| Шесть триггеров Шмитта с инверсией
|
ТЛ3
|
| Четыре триггера Шмитта с инверсией и элементом 2И на входе
|
ТМ2
|
| Два D-триггера с прямыми и инверсными выходами
|
ТМ5
|
| Четыре D-триггера типа "защелка"
|
ТМ7
|
| Четыре D-триггера типа "защелка" с прямыми и инверсными выходами
|
ТМ8
|
| Четыре D-триггера с прямыми и инверсными выходами
|
ТМ9
|
| Шесть D-триггеров с общим синхровходом
|
ТР2
|
| Два RS-триггера
|
Таблица П.3. Типы микросхем семейства SN74
Таблица П.4. Соответствие зарубежных и отечественных серий цифровых микросхем
Таблица П.5. Обозначения сигналов и микросхем
Обозначение
| Название
| Назначение
|
&
| And
| Элемент И
|
=1
| Exclusive Or
| Элемент Исключающее ИЛИ
|
+1
| —
| Вход счета на увеличение
|
-1
| —
| Вход счета на уменьшение
|
↔
| —
| Двунаправленная передача
|
↔
| —
| Двунаправленный сдвиг
|
<
| —
| Вход расширения сумматора "меньше"
|
<0
| —
| Перенос (заем) счетчика при инверсном счете (на уменьшение)
|
>
| —
| Вход расширения сумматора "больше"
|
>9
| —
| Перенос 4-разрядного двоично-десятичного счетчика при прямом счете
|
>15
| —
| Перенос 4-разрядного двоичного счетчика при прямом счете
|
=
| —
| Вход расширения сумматора "равно"
|
0, 1, 2, 3, …
| —
| Номера входных или выходных разрядов кода
|
0V
| —
| Общий вывод
|
| Or
| Элемент ИЛИ
|
1, 2, 4, 8 …
| —
| Входы/выходы разрядов кода
|
A
| Address
| Адресные разряды
|
А0, А1,…
| —
| Разряды входного/выходного кода А
|
A=B
| Parity
| Вход или выход равенства кодов A и B
|
A>B, A<B
| —
| Входы или выходы сравнения кодов A и B
|
А, В, С,…
| —
| Входы и выходы различного назначения
|
ADC
| Analog-to-Digital Converter
| Аналого-цифровой преобразователь, АЦП
|
ALU
| Arithmetic Logic Unit
| Арифметическо-логическое устройство
|
В0, В1,…
| —
| Разряды входного/выходного кода В
|
BF
| Buffer
| Буфер
|
BR
| Borrow
| Заем
|
C
| Clock
| Тактовый сигнал (строб), сигнал разрешения
|
С
| Carry
| Вход переноса
|
C
| Capacitor
| Подключение внешнего конденсатора
|
CD
| Coder
| Шифратор
|
CE
| Clock Enable
| Разрешение тактового сигнала
|
CE
| Chip Enable
| Разрешение работы микросхемы
|
CEP
| Count Enable Parallel
| Вход параллельного наращивания разрядности счетчиков
|
CET
| Count Enable Trickle
| Вход наращивания разрядности счетчиков (""трюковый")
|
CLK
| Clock
| Тактовый вход
|
CLR
| Clear
| Очистка, сброс
|
CPU
| Central Processor Unit
| Центральный процессор
|
CR
| Carry
| Перенос
|
CRU
| Carry lock ahead Unit
| Схема ускоренного переноса
|
CT
| Counter
| Счетчик
|
CT10
| 2/10 Counter
| Двоично-десятичный счетчик
|
CT2
| Binary Counter
| Двоичный счетчик
|
CT2/10
| 2/10 Counter
| Двоично-десятичный счетчик
|
CS
| Chip Select
| Выбор микросхемы
|
D
| Data
| Разряды данных, данные
|
DAC
| Digital-to-Analog Converter
| Цифро-аналоговый преобразователь, ЦАП
|
DC
| Decoder
| Дешифратор
|
DI
| Data Input
| Входные данные
|
DIO
| Data In-put/Output
| Входные/выходные данные
|
DL
| Data Left
| Вход данных для сдвига влево
|
DO
| Data Output
| Выходные данные
|
DP
| Data Parallel
| Параллельные данные
|
DR
| Data Right
| Вход данных для сдвига вправо
|
DS
| Data Serial
| Последовательные данные
|
D/U
| Down/Up
| Переключение направления счета счетчиков
|
E
| Enable
| Разрешение
|
EC
| Enable Count
| Разрешение счета
|
ECR
| Enable Carry
| Разрешение переноса
|
ECT
| Enable Count
| Разрешение счета
|
EI
| Enable Input
| Разрешение входа
|
EIO
| Enable In-put/Output
| Разрешение входа и выхода
|
EO
| Enable Output
| Разрешение выхода
|
EP
| Enable P
| Разрешение переноса
|
EWR
| Enable Write
| Разрешение записи
|
EZ
| Enable Z-state
| Разрешение третьего состояния
|
G
| Generator
| Генератор
|
G1
| Generator
| Одновибратор
|
I
| Input
| Вход
|
I/O
| Input/Output
| Вход/Выход
|
J
| —
| Вход записи нуля в JK-триггере
|
K
| —
| Вход записи единицы в JK-триггере
|
L
| Load
| Загрузка, запись
|
LOAD
| Load
| Загрузка, запись
|
LSB
| Least Signifi-cant Bit
| Младший значащий разряд
|
M2
| —
| Схема контроля четности
|
MS
| Multiplexer
| Мультиплексор
|
MSB
| Most Significant Bit Старший значащий разряд
|
|
MUX
| Multiplexer
| Мультиплексор
|
O
| Output
| Выход
|
OE
| Output Enable
| Разрешение выхода
|
Р
| —
| Выход переноса
|
PE
| Parallel Enable
| Разрешение параллельной загрузки
|
PROM
| Programmable ROM
| Программируемая постоянная память
|
P/S
| Parallel/Serial
| Переключение параллельный/последовательный режим
|
Q
| Quit
| Выход
|
R
| Reset
| Сброс (установка в нуль)
|
R
| Resistor
| Подключение внешнего резистора
|
RAM
| Random Access Memory
| Оперативная память, ОЗУ
|
RC
| Resistor/Capacitor
| Подключение внешнего резистора и конденсатора
|
RD
| Read
| Чтение
|
RE
| Read Enable
| Разрешение чтения
|
RG
| Register
| Регистр
|
ROM
| Read Only Memory
| Постоянная память, ПЗУ
|
R/W
| Read/Write
| Чтение/Запись
|
S
| Set
| Установка в единицу
|
S
| Strobe
| Стробирующий сигнал
|
S0, S1,…
|
| Входы установки режима
|
S0, S1,…
| Sum
| Разряды выходного кода суммы
|
SE
| Set Enable
| Разрешение установки
|
SEMO
| Set Mode
| Установка режима
|
SL
| Shift Left
| Сдвиг влево
|
SM
| Summater
| Сумматор
|
SR
| Synchronous Reset
| Синхронный сброс
|
SR
| Shift Right
| Сдвиг вправо
|
SUM
| Summater
| Сумматор
|
SYN
| Synchro
| Синхросигнал
|
Т
| Trigger
| Триггер
|
TC
| Terminal Count
| Окончание счета
|
U/D
| Up/Down
| Переключение направления счета счетчиков
|
UCC
| —
| Напряжение питания
|
V
| —
| Входы управления работой
|
WE
| Write Enable
| Разрешение записи
|
WR
| Write
| Запись
|
X/Y
| —
| Преобразователь кодов
|
Z
| Z-state
| Третье состояние выхода
|