русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

Параллельные диодные ограничители.


Дата добавления: 2014-11-27; просмотров: 4441; Нарушение авторских прав


 

Основным недостатком последовательных диодных ограничителей является требование низкого внутреннего сопротивления Э.Д.С. источника сигнала. Для ликвидации этого недостатка разработаны параллельные диодные ограничители. Такие схемы ограничителей не требуют очень низкого выходного сопротивления источника Э.Д.С.

; ;

Схема диодного ограничителя сверху, примерно на нулевом уровне и осциллограммы, иллюстрирующие её работу приведены на рис.2.10.

Приняв аналогичные допущения и , опишем схему системой уравнений (1,2):

 

Рис. 2.10 Параллельный диодный ограничитель

 
 


; (1)

; (2)

 

Уравнение (1) – нагрузочная прямая, (2) – вольт-амперная характеристика диода. Построив нагрузочную прямую по точкам Х.Х. и К.З. ( , ; , ) строим осциллограмму . Получим ограничение сверху на уровне .

Параллельный диодный ограничитель снизу на примерно нулевом уровне с осциллограммами приведён на рис.2.11.

 

 

Рис. 2.11 Параллельный диодный ограничитель снизу на нулевом уровне

 

Ограничитель сверху и снизу на произвольных уровнях приведены на рис.2.12 и 2.13 соответственно.

Рис. 2.12 Параллельный диодный ограничитель сверху на произвольном уровне

 

 

Рис. 2.13 Параллельный диодный ограничитель снизу на произвольном уровне

 

Схема двухстороннего ограничителя на произвольных уровнях приведена на рис.2.14.

Рис. 2.14 Двухсторонний диодный ограничитель на произвольном уровне

 

 

ВЫВОДЫ:

Параллельные диодные ограничители не критичны к источника входного сигнала, однако обладают теми же остальными недостатками последовательных диодных ограничителей – имеют низкий коэффициент передачи, требуют большие входные сигналы и буферный каскад для согласования с .



Для ликвидации общих недостатков диодных ограничителей разработаны транзисторные усилители-ограничители, у которых существенно более низкие входные сигналы (сотни милливольт), относительно высокое входное , и низкое выходное сопротивления и лучшая форма (коэффициент прямоугольности) выходного напряжения.



<== предыдущая лекция | следующая лекция ==>
Лекция №12: Оперативная память | Линейные модели транзистора в режиме большого сигнала.


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.004 сек.