русс | укр

Языки программирования

ПаскальСиАссемблерJavaMatlabPhpHtmlJavaScriptCSSC#DelphiТурбо Пролог

Компьютерные сетиСистемное программное обеспечениеИнформационные технологииПрограммирование

Все о программировании


Linux Unix Алгоритмические языки Аналоговые и гибридные вычислительные устройства Архитектура микроконтроллеров Введение в разработку распределенных информационных систем Введение в численные методы Дискретная математика Информационное обслуживание пользователей Информация и моделирование в управлении производством Компьютерная графика Математическое и компьютерное моделирование Моделирование Нейрокомпьютеры Проектирование программ диагностики компьютерных систем и сетей Проектирование системных программ Системы счисления Теория статистики Теория оптимизации Уроки AutoCAD 3D Уроки базы данных Access Уроки Orcad Цифровые автоматы Шпаргалки по компьютеру Шпаргалки по программированию Экспертные системы Элементы теории информации

RS – триггер в базисе И–НЕ


Дата добавления: 2013-12-24; просмотров: 2513; Нарушение авторских прав


RS – триггер в базисе ИЛИ–НЕ

Триггеры с двумя информационными входами

 

Асинхронные RS–триггеры. Закон функционирования RS-триггера поясняется таблицей переходов, где R и S информационные сигналы на входе триггера; Qt – состояние триггера до появления данной информации на входах; Qt+1 – состояние триггера после его переключения под действием поступившей на входы информации.

Если на обоих входах действуют сигналы, которым приписано нулевое значение (S=0, R=0), то триггер сохраняет свое состояние неизменным (Qt+1= Qt) независимо от того, в каком находился ранее. Если R=0, S=1, то триггер устанавливается в единичное состояние (Qt+1=1). Если R=1 и S=0, то триггер переходит в нулевое состояние (Qt+1=0). Одновременная подача на оба входа единичных сигналов должна исключаться. Такая комбинация входных сигналов является запрещенной. Дело в том, что при ее появлении на обоих выходах триггера устанавливаются одинаковые потенциалы (), что не соответствует условию инверсности выходных сигналов. Кроме того, если после комбинации S=1, R=1 на входе появится комбинация S=0 и R=0 то состояние триггера окажется неопределенным: он может находиться как в нулевом, так и в единичном состоянии и логика работы RS-триггера нарушится. Иногда такая комбинация входных сигналов используется на промежуточных стадиях преобразования информации, однако при этом всегда создаются условия, обеспечивающие переход триггера во вполне определенное состояние.

 

 

 

Момент вермени
t t+1
х х
х х

 



 

 

 

 

Момент вермени
t t+1
х х
х х

 

Логическая функция переходов RS-триггера получается из таблицы переходов путем составления дизъюнктивной нормальной формы (ДНФ) и ее минимизации. При этом необходимо учитывать, что , так как комбинация R=1, S=1 является запрещенной. В результате получаем:

 

 

R S Qt Qt+1
*
*

 

 

 




<== предыдущая лекция | следующая лекция ==>
Общие сведения о триггерах в интегральном исполнении | Синхронный триггер на элементах И–НЕ


Карта сайта Карта сайта укр


Уроки php mysql Программирование

Онлайн система счисления Калькулятор онлайн обычный Инженерный калькулятор онлайн Замена русских букв на английские для вебмастеров Замена русских букв на английские

Аппаратное и программное обеспечение Графика и компьютерная сфера Интегрированная геоинформационная система Интернет Компьютер Комплектующие компьютера Лекции Методы и средства измерений неэлектрических величин Обслуживание компьютерных и периферийных устройств Операционные системы Параллельное программирование Проектирование электронных средств Периферийные устройства Полезные ресурсы для программистов Программы для программистов Статьи для программистов Cтруктура и организация данных


 


Не нашли то, что искали? Google вам в помощь!

 
 

© life-prog.ru При использовании материалов прямая ссылка на сайт обязательна.

Генерация страницы за: 0.479 сек.