Санкт-Петербургского государственного университета информационных технологий, механики и оптики
197101, Санкт-Петербург, Кронверкский пр., 49
[1] Т.е. ,
[2] Второе и следующие окна.
ЗМІСТ
ЧАСТИНА 1. ОСНОВИ ЦИФРОВОЇ СХЕМОТЕХНИКИ
Глава 1. Принципи побудови логічних схем
у процесорних системах....................................................... 4
§ 1.1. Загальні поняття та визначення................................................. 4
§ 1.2. Математичні основи побудови цифрових логічних схем......... 5
§ 1.3. Логічні функції однієї та двох змінних...................................... 6
§ 1.4. Аксіоми та закони алгебри логіки............................................. 8
§ 1.5. Суперпозиція логічних функцій................................................ 9
§ 1.6. Нормальні і досконалі нормальні форми логічних функцій.. 11
Практикум 1..................................................................................... 13
§ 1.7. Застосування матриць Карно для зображення
та перетворення логічних функцій.......................................... 17
§ 1.8. Побудова схем на логічних елементах з обмеженою
кількістю входів........................................................................ 20
Практикум 2..................................................................................... 20
Глава 2. Комбінаційна логіка........................................................... 23
§ 2.1. Дешифратори........................................................................... 23
Практикум 3..................................................................................... 25
§ 2.2. Суматори.................................................................................. 27
§ 2.3. Побудови комбінаційних схем на базі комутаторів
(мультиплексорів)..................................................................... 30
§ 2.4. Селектор-демультиплексор...................................................... 34
§ 2.5. Виникнення змагань і спосіб їх усунення............................... 36
Практикум 4..................................................................................... 37
Глава 3. Послідовна логіка............................................................... 39
§ 3.1. Часові булеві функції................................................................ 39
§ 3.2. Булеві функції І роду................................................................ 42
§ 3.3. Булеві функції ІІ роду.............................................................. 42
Практикум 5..................................................................................... 44
ЧАСТИНА 2. РОЗРОБКА ТА ПРОЕКТУВАННЯ
ЦИФРОВИХ ПРИСТРОЇВ
Глава 1. Класифікація, технології та сполучення
інтегральних схем............................................................... 46
§ 1.1. Технології та форми представлення інформації..................... 46
§ 1.2. Схемотехніка базових елементів ТТЛ-логіки.......................... 49
§ 1.3. Класифікація та система позначень ІС.................................... 54
§ 1.4. Сполучення інтегральних схем................................................ 58
Глава 2. Проектування цифрових схем комбінаційного типу...... 59
§ 2.1. Проблеми проектування ЦК комбінаційного типу................. 59
§ 2.2. Логічні елементи....................................................................... 62
§ 2.3. Драйвери................................................................................... 65
§ 2.4. Шифратори, дешифратори, мультиплексори
й демультиплексори................................................................ 66
§ 2.5. Арифметичні пристрої............................................................ 70
Глава 3. Проектування цифрових схем послідовного типу.......... 75
§ 3.1. Проблеми й методики проектування послідовних схем......... 75
§ 3.2. Тригери..................................................................................... 78
Практикум 6..................................................................................... 92
§ 3.3. Регістри..................................................................................... 93
§ 3.4. Лічильники.............................................................................. 100
Глава 4. Електронна пам'ять.......................................................... 112
§ 4.1. Класифікація й система параметрів
запам’ятовуючих пристроїв.................................................. 112
§ 4.2. Побудова оперативної пам’яті.............................................. 115
§ 4.3. Постійна пам’ять.................................................................... 120
Глава 5. Релаксаційні пристрої....................................................... 125
§ 5.1. Система синхронізації............................................................ 125
§ 5.2. Генератори та формувачі імпульсів...................................... 127
БІБЛІОГРАФІЧНИЙ СПИСОК.......................................................... 130
ДОДАТОК 1............................................................................................ 132
ДОДАТОК 2............................................................................................ 136
ДОДАТОК 3............................................................................................ 148
ДОДАТОК 4............................................................................................ 170
ДОДАТОК 5............................................................................................ 177
ДОДАТОК 6............................................................................................ 182
ДОДАТОК 7............................................................................................ 187