ВСТУП................................................................................................................ 1
ЛАБОРАТОРНА РОБОТА №1. ПІДСИЛЮВАЧІ НА БІПОЛЯРНИХ ТРАНЗИСТОРАХ ............................................................................................................................. 5
ЛАБОРАТОРНА РОБОТА №2. ЗВОРОТНІЙ ЗВ'ЯЗОК У ПІДСИЛЮВАЧАХ. 19 ЛАБОРАТОРНА РОБОТА №3. ОПЕРАЦІЙНІ ЛАНКИ НУЛЬОВОГО ПОРЯДКУ 35
ЛАБОРАТОРНА РОБОТА №4. АКТИВНІ RC-ФІЛЬТРИ............................. 48
ДОДАТКИ......................................................................................................... 61
Додаток 1. Характеристики біполярного транзистора МП37Б.................. 61
Додаток 2. До виміру вхідного та вихідного опорів підсилювачів............ 62
Додаток 3. До виміру амплітудно-частотних характеристик і частотних параметрів підсилювача .................................................................................................. 64
Додаток 4. До виміру фазочастотной характеристики підсилювача.......... 67
Додаток 5. До виміру амплітудної характеристики і динамічного діапазону вхідної напруги підсилювача ................................................................................... 69
Додаток 6. До аналізу схем на операційних підсилювачах......................... 71
ЛІТЕРАТУРА.................................................................................................... 74
Цепи ускоренного переноса.
Предназначены для переноса разряда, если в результате арифметической операции разряд должен быть перенесен. Т.к. компьютер умножает и складывает «столбиком» необходимо как-то организовать перенос цепи. Ускорение передачи происходит за счет того, что нам не приходится использовать никаких регистров для запоминания переноса разрядов.
tзадержки = τ запаздывания 1разряда*nразрядов
Перенос в третий разряд после заполнения полностью первых двух разрядов.
Если используется последовательный перенос, то строится цепочка сумматоров с последовательным переносом: перенос этого разряда идет на вход переноса следующего разряда и т.д. Чтобы не было задержки, строят не последовательный, а параллельный перенос. Все суммы с сумматоров анализируются и сразу выявляется, есть ли перенос, если да, то, не дожидаясь пока получится сумма, перенос сразу идет на следующий сумматор, где уже сформированы все входы. Чтобы не ждать по цепочкам, когда придет переносимый разряд, каждый раз анализируются входы и перенос с предыдущего разряда. Если есть перенос, то идет далее - на формирование следующего.
Перенос, когда А и В равно 1.
Если все состояния записать и проанализировать, то получится перенос для общего случая. Пример использования - сумматор.